大会名称 |
---|
2020年 情報科学技術フォーラム(FIT) |
大会コ-ド |
F |
開催年 |
2020 |
発行日 |
2020-08-18 |
セッション番号 |
1b |
セッション名 |
コンピュータアーキテクチャ |
講演日 |
2020/09/01 |
講演場所(会議室等) |
b |
講演番号 |
CC-001 |
タイトル |
アナログ電子回路を用いたイジング・アニーラの開発 |
著者名 |
吉川 浩, |
キーワード |
アナログ電子回路, イジングモデル, 最適化問題, 焼きなまし法 |
抄録 |
焼きなまし法(シミュレーテッドアニーリング)を用いて最適化問題を解く計算機を実現するため、アナログ電子回路を利用したアニーラを開発している。このアニーラは、アナログ回路網の各節点電位が接続状態や回路定数の条件によって自然に決定される性質を利用している。アナログ電子回路の性質を利用することでディジタル電子回路のみで構成するよりも計算効率を上げられる可能性がある。本稿は、イジングモデルを用いた最適化手法において、アニーラ部分をアナログ電子回路で実現するための回路構成方法や動作原理について説明する。 |
本文pdf |
PDF download (2.4MB) |