大会名称 |
---|
2014年 情報科学技術フォーラム(FIT) |
大会コ-ド |
F |
開催年 |
2014 |
発行日 |
2014/8/19 |
セッション番号 |
2C |
セッション名 |
LSI設計技術 |
講演日 |
2014/9/3 |
講演場所(会議室等) |
3B棟3F 3B303 |
講演番号 |
RC-001 |
タイトル |
ビアプログラマブルアーキテクチャVPEX4の提案と性能評価 |
著者名 |
堀 遼平, 上口 翔大, 吉川 雅弥, 藤野 毅, |
キーワード |
ストラクチャードASIC, Via-Programmable, Via-Configurable, 中量生産 |
抄録 |
LSI微細プロセス技術の進歩とともに,マスクコストの高騰が問題となっている.この問題に対して我々は“ビアプログラマブルストラクチャードASIC”(VPSA)の利用を検討し,これまでに3層のビアマスクで論理を変更する独自のVPSAアーキテクチャ,VPEX3を提案し評価してきた. 本論文では,VPEX3の改良案として新たにVPEX4アーキテクチャを開発した.順序回路における消費電力の削減とUtilizationの向上による実装時面積の削減について報告する. |
本文pdf |
PDF download (1.2MB) |