大会名称 |
---|
2016年 ソサイエティ大会 |
大会コ-ド |
2016S |
開催年 |
2016 |
発行日 |
2016-09-06 |
セッション番号 |
C-12 |
セッション名 |
集積回路 |
講演日 |
2016/9/22 |
講演場所(会議室等) |
工学部 N棟 N307 |
講演番号 |
C-12-23 |
タイトル |
パルス複製回路を用いたマルチビットΔΣTDC |
著者名 |
○佐々木翔一朗, 吉野理貴, 安田 彰, |
キーワード |
ΔΣTDC, マルチビット, パルス複製 |
抄録 |
低コストで高精度なジッタ・位相ノイズ測定テストを実現するため、スペクトルアナライザを用いずにオンチップに実現したマルチビットデルタシグマ型Time-to-Digital Converter(ΔΣTDC)による測定手法が提案されている。しかし、トランジスタの微細化が進む傾向によって素子ばらつきによる測定精度の劣化が問題となっている。本研究では測定精度の劣化を低減させるために、パルス複製回路を用いたマルチビットΔΣTDCを提案しその提案技術の有効性をシミュレーションにより検証を行った。 |
本文pdf |
PDF download
|