大会名称 |
---|
2016年 ソサイエティ大会 |
大会コ-ド |
2016S |
開催年 |
2016 |
発行日 |
2016-09-06 |
セッション番号 |
A-1 |
セッション名 |
回路とシステム |
講演日 |
2016/9/20 |
講演場所(会議室等) |
工学部 N棟 N307 |
講演番号 |
A-1-14 |
タイトル |
フィードフォワード型ジッタシェーピングΔΣDAC |
著者名 |
◎峯村亮佑, 西勝 聡, 春海 豪, 發出祐基, 松尾 遥, 安田 彰, |
キーワード |
デルタシグマ, DAC, ジッタシェーパー |
抄録 |
近年,半導体技術の発展により小型,低消費電力が機器に求められている.特にデジタルアナログ変換ではΔΣ変調がオーバーサンプリングとノイズシェーイングによる高精度性が注目されており,このΔΣDACの精度低下の原因であるクロックジッタに足して,有効なジッタシェーピングΔΣDACの原理とシミュレーション結果について本論で示す. 従来ジッタノイズに対してはΔΣ変調器の後ろにフィルタを追加することで対策をとってきていた.しかし,これらはアナログ回路やbit数の増加となり,回路面積の増大とともに消費電力も大きくなってしまう. 本論ではジッタシェーピング技術を用いたDACであるフィードフォワード(FF)ジッタシェーピング型ΔΣDACを提案し,SPICEシミュレーションの結果を示す. |
本文pdf |
PDF download
|