大会名称
2016年 総合大会
大会コ-ド
2016G
開催年
2016
発行日
2016/3/1
セッション番号
C-8
セッション名
超伝導エレクトロニクス
講演日
2016/3/16
講演場所(会議室等)
センター2号館 2F 2205
講演番号
C-8-16
タイトル
1kb低消費電力化シフトレジスタメモリの高速動作実証
著者名
◎高橋敏弘沼口 涼山梨裕希吉川信行
キーワード
SFQ, シフトレジスタ
抄録
現在、SFQ回路を用いた8 bit マイクロプロセッサなどが試作され、高速動作実証が行われている。しかし、SFQ回路のコンピューター応用のためにはマイクロプロセッサだけでなく、それらと高速でやりとりを行うメモリが必要である。  SFQパルスの特徴を生かしたメモリシステムを考えると、パルス論理を用いることによる高スループット性が重要であり、さらにSFQ回路はビットシリアルなデータを扱うため、メモリセルもシリアルデータをまとめて格納することができるシフトレジスタ(SR)構造が有利である。そのため我々は、SFQ SRメモリの研究を行っている 。またSR メモリでは、bit数が多くなり回路が大規模化すると、データを保持するSR部分での消費電力が増大していく。そのため、本研究では、LRバイアス技術を用いた低消費電力化を行っている。  以前の報告では、低消費電力化SRメモリの再設計を行った。本研究では、その再設計した低消費電力SRメモリの高速動作テストを行ったので報告する。
本文pdf
PDF download   

PayPerView