大会名称 |
---|
2016年 総合大会 |
大会コ-ド |
2016G |
開催年 |
2016 |
発行日 |
2016/3/1 |
セッション番号 |
A-6 |
セッション名 |
VLSI設計技術 |
講演日 |
2016/3/17 |
講演場所(会議室等) |
センター2号館 1F 2104 |
講演番号 |
A-6-10 |
タイトル |
NSLによるRISCプロセッサの開発 |
著者名 |
○松田昭信, |
キーワード |
NSL, 高位合成 |
抄録 |
現在,複雑化するハードウェアの開発において,高機能マイクロプロセッサの開発技術が注目を浴びている.そこで,この高機能マイクロプロセッサを,NSL(Next Synthesis Language)を用いて動作仕様を指定するだけで,自由にマイクロプロセッサが実現することを目的としている.これにより,アーキテクチャの構造が可視化できれば,設計記述の習得時間短縮および設計品質の向上に貢献できる.また,ハードウェアアーキテクチャでの接続構造や連携が明確になれば,これらの協調設計及び検証にも効率的である.そこで,今回は算術論理演算回路とその並列処理が可能か否かを判定する機構をNSL記述で実現し,このRISCプロセッサにおける効率的なハードウェア開発事例を報告する. |
本文pdf |
PDF download
|