大会名称 |
---|
2016年 総合大会 |
大会コ-ド |
2016G |
開催年 |
2016 |
発行日 |
2016/3/1 |
セッション番号 |
A-6 |
セッション名 |
VLSI設計技術 |
講演日 |
2016/3/17 |
講演場所(会議室等) |
センター2号館 1F 2104 |
講演番号 |
A-6-5 |
タイトル |
クリティカルパス最適化フロアプラン指向FPGA高位合成手法のアプリケーション適用評価 |
著者名 |
◎藤原晃一, 川村一志, 柳澤政生, 戸川 望, |
キーワード |
高位合成, FPGA, フロアプラン, 配線遅延, クロックスキュー |
抄録 |
近年,様々なアプリケーションへのFPGAの利用拡大に伴ってFPGA向け高位合成技術の需要が高まっている.FPGAでは配線遅延の影響がボトルネックとなり,フロアプラン指向FPGA高位合成が注目を浴びている.本稿では,配線遅延とクロックスキューを考慮してクリティカルパスを最適化するフロアプラン指向FPGA高位合成手法を3つのアプリケーションに適用し,合成された回路を評価する.対象手法は従来手法と比べ,クリティカルパスのクロックスキューの悪化を抑制し,配線遅延を削減できる.その結果として,レイテンシ―を最大27%,平均18%削減できることを確認した. |
本文pdf |
PDF download
|