大会名称 |
---|
2016年 総合大会 |
大会コ-ド |
2016G |
開催年 |
2016 |
発行日 |
2016/3/1 |
セッション番号 |
A-1 |
セッション名 |
回路とシステム |
講演日 |
2016/3/15 |
講演場所(会議室等) |
総合学習プラザ 2F 第16講義室 |
講演番号 |
A-1-17 |
タイトル |
シリアルDACを用いた逐次比較型A/D変換器の設計 |
著者名 |
◎山﨑雄介, 小原一馬, 和保孝夫, |
キーワード |
SAR ADC, シリアルDAC, DCS |
抄録 |
低消費電力動作が可能な逐次近似型ADC(SAR ADC)では従来から2の重み付けされた容量DACが用いられてきた。しかし、必要な容量値が分解能とともに指数関数的に増加すると言う問題点があった。シリアルDACを用いればこの問題を回避できるが、オペアンプが必要で低消費電力化に問題があった。今回、我々はオペアンプの代わりにダイナミック共通ソース(DCS)回路を使用し、小面積で低消費電力動作が可能なSAR ADCの設計を試みたので報告する。 |
本文pdf |
PDF download
|