大会名称 |
---|
2018年 情報科学技術フォーラム(FIT) |
大会コ-ド |
F |
開催年 |
2018 |
発行日 |
2018-09-12 |
セッション番号 |
6c |
セッション名 |
システムとLSIの設計技術 |
講演日 |
2018/09/21 |
講演場所(会議室等) |
C棟C34 |
講演番号 |
IC-003 |
タイトル |
The Impact of Production Defects on the Soft-Error Tolerance of Hardened Latches |
著者名 |
Stefan Holst, 馬 瑞軍, 温 暁青, |
キーワード |
Hardened Latch, Soft Error |
抄録 |
LSIの微細化が進むにつれ、ソフトエラーが多発するようになっている。そのため、様々な耐ソフトエラーラッチ設計が提案されてきている。しかし、耐ソフトエラーラッチに追加された冗長性によって過渡障害がある程度許容される反面、ラッチ内の物理欠陥が製造テストにおける検出率を低下させる問題点もある。それだけではなく、物理欠陥を持ったラッチのソフトエラー耐性も低下する。本研究では、Post Test Vulnerability Factorと呼ばれる、耐ソフトエラーラッチ設計の物理欠陥による脆弱性を定量的に評価する尺度を提案し、シミュレーションによってその有効性を示す。 |
本文pdf |
PDF download (209.5KB) |