エレクトロニクス-集積回路(開催日:2004/08/13)

タイトル/著者/発表日/資料番号
表紙

,  

[発表日]2004/8/13
[資料番号]
目次

,  

[発表日]2004/8/13
[資料番号]
高時間分解能を持つ伝播遅延時間ばらつきのOn-Chip測定回路(VLSI回路,デバイス技術(高速,低電圧,低電力))

松本 高士,  

[発表日]2004/8/13
[資料番号]SDM2004-140,ICD2004-82
リーク電流と動作電力を低減できる電源スイッチ回路(VLSI回路,デバイス技術(高速,低電圧,低電力))

山下 高廣,  藤本 徹哉,  石橋 孝一郎,  

[発表日]2004/8/13
[資料番号]SDM2004-141,ICD2004-83
高精度CMOS定電圧回路の開発(VLSI回路,デバイス技術(高速,低電圧,低電力))

松田 敏弘,  南 隆一,  金森 章,  岩田 栄之,  大曽根 隆志,  山本 真也,  伊原 隆,  中島 茂樹,  

[発表日]2004/8/13
[資料番号]SDM2004-142,ICD2004-84
閾値電圧制御を用いた低電圧SOICMOSデバイス技術(VLSI回路,デバイス技術(高速,低電圧,低電力))

前川 繁登,  一法師 隆志,  犬石 昌秀,  大路 譲,  

[発表日]2004/8/13
[資料番号]SDM2004-143,ICD2004-85
極薄SOI MOSFETにおけるしきい値電圧のばらつきと移動度の振る舞い(VLSI回路,デバイス技術(高速,低電圧,低電力))

筒井 元,  齋藤 真澄,  南雲 俊治,  平本 俊郎,  

[発表日]2004/8/13
[資料番号]SDM2004-144,ICD2004-86
短チャネルlow-Fin FETの基板バイアス係数における角の効果(VLSI回路,デバイス技術(高速,低電圧,低電力))

南雲 俊治,  平本 俊郎,  

[発表日]2004/8/13
[資料番号]SDM2004-145,ICD2004-87
基板電圧印加時の信頼性を考慮した65nmCMOSFETのパワーマネージメント(VLSI回路,デバイス技術(高速,低電圧,低電力))

東郷 光洋,  深井 利憲,  中原 寧,  小山 晋,  真壁 昌里子,  長谷川 英司,  永瀬 正俊,  松田 友子,  坂本 圭司,  藤原 秀二,  後藤 啓郎,  山本 豊二,  最上 徹,  山縣 保司,  今井 清隆,  

[発表日]2004/8/13
[資料番号]SDM2004-146,ICD2004-88
ヘテロソース構造MOSFETにおけるチャネルへの高速電子注入(VLSI回路,デバイス技術(高速,低電圧,低電力))

水野 智久,  杉山 直治,  手塚 勉,  守山 佳彦,  中払 周,  前田 辰郎,  高木 信一,  

[発表日]2004/8/13
[資料番号]SDM2004-147,ICD2004-89
不純物偏析を利用した低障壁ショットキートランジスタ(VLSI回路,デバイス技術(高速,低電圧,低電力))

木下 敦寛,  土屋 義則,  八木下 淳史,  内田 建,  古賀 淳二,  

[発表日]2004/8/13
[資料番号]SDM2004-148,ICD2004-90
低消費電力対応65nmノードCMOSプロセス : LOP対応極浅接合技術、LSTP対応HfSiONトランジスタ技術(VLSI回路,デバイス技術(高速,低電圧,低電力))

大塚 文雄,  峰地 輝,  田村 泰之,  佐々木 隆興,  小崎 浩司,  安平 光雄,  有門 経敏,  

[発表日]2004/8/13
[資料番号]SDM2004-149,ICD2004-91
低消費電力65nm-node向け高性能・高信頼性Poly-Si/a-Si/HfSiON構造トランジスタ技術(VLSI回路,デバイス技術(高速,低電圧,低電力))

安田 有里,  君塚 直彦,  岩本 敏幸,  藤枝 信次,  小倉 卓,  辰巳 徹,  山本 一郎,  渡辺 啓仁,  山縣 保司,  今井 清隆,  

[発表日]2004/8/13
[資料番号]SDM2004-150,ICD2004-92
65nm世代以降のVdd,Vthのスケーリング指針の新規提案(VLSI回路,デバイス技術(高速,低電圧,低電力))

森藤 英治,  吉田 毅,  松田 聡,  山田 誠司,  松岡 史倫,  野口 達夫,  各務 正一,  

[発表日]2004/8/13
[資料番号]SDM2004-151,ICD2004-93
高応力を有する窒化膜使用によるMOSFETの駆動能力向上(VLSI回路,デバイス技術(高速,低電圧,低電力))

ピデイン セルゲイ,  森 年史,  中村 亮,  斎木 孝志,  佐藤 成生,  加勢 正隆,  橋本 浩一,  

[発表日]2004/8/13
[資料番号]SDM2004-152,ICD2004-94
hp22 nm Node Low Operating Power(LOP)向けSub-10nmゲートCMOS技術(VLSI回路,デバイス技術(高速,低電圧,低電力))

安武 信昭,  大内 和也,  藤原 実,  安達 甘奈,  外園 明,  小島 健嗣,  青木 伸俊,  須藤 裕之,  渡辺 健,  諸岡 哲,  水野 央之,  馬越 俊之,  清水 敬,  森 伸二,  小熊 英樹,  佐々木 俊之,  大村 光弘,  宮野 清孝,  山田 浩玲,  冨田 寛,  松下 大介,  村岡 浩一,  稲葉 聡,  高柳 万里子,  石丸 一成,  石内 秀美,  

[発表日]2004/8/13
[資料番号]SDM2004-153,ICD2004-95
CMOS回路の低電圧化はどうすすめるべきか(VLSI回路,デバイス技術(高速,低電圧,低電力))

入江 直彦,  石橋 孝一郎,  大塚 文雄,  濱田 基嗣,  野村 昌弘,  高柳 万里子,  山岡 雅直,  前川 繁登,  

[発表日]2004/8/13
[資料番号]SDM2004-154,ICD2004-96
複写される方へ

,  

[発表日]2004/8/13
[資料番号]
奥付

,  

[発表日]2004/8/13
[資料番号]