基礎・境界/NOLTA-VLSI設計技術(開催日:2011/02/23)

タイトル/著者/発表日/資料番号
表紙

,  

[発表日]2011/2/23
[資料番号]
目次

,  

[発表日]2011/2/23
[資料番号]
目次

,  

[発表日]2011/2/23
[資料番号]
Note

,  

[発表日]2011/2/23
[資料番号]
分枝限定法に基づく組込み向けVLIW型プロセッサのアーキテクチャ探索手法(プロセッサ設計,システムオンシリコンを支える設計技術)

青木 康平,  谷口 一徹,  冨山 宏之,  福井 正博,  

[発表日]2011/2/23
[資料番号]VLD2010-116
マルチサイクル演算に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法(プロセッサ設計,システムオンシリコンを支える設計技術)

内田 充哉,  谷口 一徹,  冨山 宏之,  福井 正博,  

[発表日]2011/2/23
[資料番号]VLD2010-117
柔軟な置換ポリシをもつ2階層キャッシュの正確で高速なシミュレーション手法(プロセッサ設計,システムオンシリコンを支える設計技術)

多和田 雅師,  柳澤 政生,  大附 辰夫,  戸川 望,  

[発表日]2011/2/23
[資料番号]VLD2010-118
DEPSフレームワークにおける最悪実行時間と平均消費エネルギーのタスク内解析手法(プロセッサ設計,システムオンシリコンを支える設計技術)

川島 裕崇,  曾 剛,  渥美 紀寿,  立松 知紘,  高田 広章,  

[発表日]2011/2/23
[資料番号]VLD2010-119
スクラッチパッドメモリとコード配置最適化による低消費エネルギーASIP合成手法(低電力設計,システムオンシリコンを支える設計技術)

嶋田 吉倫,  史 又華,  戸川 望,  柳澤 政生,  大附 辰夫,  

[発表日]2011/2/23
[資料番号]VLD2010-120
細粒度パワーゲーティングにおける履歴に基づいたスリープ制御方式の検討と評価(低電力設計,システムオンシリコンを支える設計技術)

武藤 徹也,  宇佐美 公良,  

[発表日]2011/2/23
[資料番号]VLD2010-121
準相補MOSを用いたデジタル回路の低消費電力化設計(低電力設計,システムオンシリコンを支える設計技術)

曽和 修一,  金子 峰雄,  

[発表日]2011/2/23
[資料番号]VLD2010-122
CMOSナノワットBGR回路のプロセス移行の制約再利用に関する考察(低電力設計,システムオンシリコンを支える設計技術)

陳 功,  陰 徳龍,  楊 波,  董 青,  李 静,  中武 繁寿,  

[発表日]2011/2/23
[資料番号]VLD2010-123
More Mooreに立ちはだかるCMOSばらつきの理解に向けて(低電力設計,システムオンシリコンを支える設計技術)

小野寺 秀俊,  

[発表日]2011/2/23
[資料番号]VLD2010-124
Split-output Latchを用いたSemi-static TSPC DFFの提案と評価(論理設計1,システムオンシリコンを支える設計技術)

中林 智之,  佐々木 敬泰,  大野 和彦,  近藤 利夫,  

[発表日]2011/2/23
[資料番号]VLD2010-125
Domino-RSL方式を用いたDPA耐性を持つDES暗号回路の設計試作と安全性評価(論理設計1,システムオンシリコンを支える設計技術)

岩井 克彦,  小島 憲司,  汐崎 充,  浅川 俊介,  藤野 毅,  

[発表日]2011/2/23
[資料番号]VLD2010-126
遅延時間差検出型アービターPUFによるセレクタ遅延時間測定評価(論理設計1,システムオンシリコンを支える設計技術)

村山 貴彦,  汐崎 充,  古橋 康太,  福島 照理,  藤野 毅,  

[発表日]2011/2/23
[資料番号]VLD2010-127
多重並列グループ署名の低消費電力回路アーキテクチャ(アーキテクチャ設計1,システムオンシリコンを支える設計技術)

森岡 澄夫,  古川 潤,  佐古 和恵,  

[発表日]2011/2/23
[資料番号]VLD2010-128
リアルタイム画像識別におけるスケーラブルアーキテクチャの設計(アーキテクチャ設計1,システムオンシリコンを支える設計技術)

青木 孝,  細谷 英一,  大塚 卓哉,  小野澤 晃,  

[発表日]2011/2/23
[資料番号]VLD2010-129
メモリアクセス高速化のための回路自動生成の一手法(高位設計,システムオンシリコンを支える設計技術)

岸田 和也,  神戸 尚志,  

[発表日]2011/2/23
[資料番号]VLD2010-130
動的再構成可能プロセッサにおける回路自動生成の一手法(高位設計,システムオンシリコンを支える設計技術)

荒木 統行,  神戸 尚志,  

[発表日]2011/2/23
[資料番号]VLD2010-131
12>> 1-20hit(39hit)