講演名 2011-03-02
分枝限定法に基づく組込み向けVLIW型プロセッサのアーキテクチャ探索手法(プロセッサ設計,システムオンシリコンを支える設計技術)
青木 康平, 谷口 一徹, 冨山 宏之, 福井 正博,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 本稿では,分枝限定法に基づく組込み向けVLIW型プロセッサのアーキテクチャ探索手法を提案する.VLIW型プロセッサは命令レベルまたデータレベルの高い並列性を生かすことで高性能を達成できる反面,そのアーキテクチャ候補(設計空間)は膨大で,それらの中から最適なアーキテクチャを探索することは非常に困難である.そこで本研究では,膨大な設計空間を持つVLIW型プロセッサを対象とし,スロット数,レジスタ数,ループバッファサイズの最適な組み合わせを探索する,分枝限定法に基づくアーキテクチャ探索手法を提案する.提案するアーキテクチャ探索手法は,与えられた性能制約を満たし,消費エネルギーが最小なデザインパラメタの組み合わせを探索する.
抄録(英) This paper proposes an architecture exploration method based on a branch-and-bound strategy for embedded VLIW processors. Efficient exploration of the optimal architecture is very important problem because of the huge design space. In this paper, VLIW processors are parameterized by the number of slots, register file size, and loop buffer depth. The architecture exploration problem is formally defined, and a exploration algorithm based on the branch-and-bound is proposed, which finds an energy-optimal architecture with required performance.
キーワード(和) VLIW型プロセッサ / アーキテクチャ探索手法 / 設計最適化 / 分枝限定法
キーワード(英) VLIW Processors / Architecture Exploration / Design Optimization / Branch-and-Bound Strategy
資料番号 VLD2010-116
発行日

研究会情報
研究会 VLD
開催期間 2011/2/23(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) 分枝限定法に基づく組込み向けVLIW型プロセッサのアーキテクチャ探索手法(プロセッサ設計,システムオンシリコンを支える設計技術)
サブタイトル(和)
タイトル(英) An Architecture Exploration Method based on a Branch-and-Bound Strategy for Embedded VLIW Processors
サブタイトル(和)
キーワード(1)(和/英) VLIW型プロセッサ / VLIW Processors
キーワード(2)(和/英) アーキテクチャ探索手法 / Architecture Exploration
キーワード(3)(和/英) 設計最適化 / Design Optimization
キーワード(4)(和/英) 分枝限定法 / Branch-and-Bound Strategy
第 1 著者 氏名(和/英) 青木 康平 / Kohei AOKI
第 1 著者 所属(和/英) 立命館大学理工学部電子情報デザイン学科
College of Science and Engineering, Ritsumeikan University
第 2 著者 氏名(和/英) 谷口 一徹 / Ittetsu TANIGUCHI
第 2 著者 所属(和/英) 立命館大学理工学部電子情報デザイン学科
College of Science and Engineering, Ritsumeikan University
第 3 著者 氏名(和/英) 冨山 宏之 / Hiroyuki TOMIYAMA
第 3 著者 所属(和/英) 立命館大学理工学部電子情報デザイン学科
College of Science and Engineering, Ritsumeikan University
第 4 著者 氏名(和/英) 福井 正博 / Masahiro FUKUI
第 4 著者 所属(和/英) 立命館大学理工学部電子情報デザイン学科
College of Science and Engineering, Ritsumeikan University
発表年月日 2011-03-02
資料番号 VLD2010-116
巻番号(vol) vol.110
号番号(no) 432
ページ範囲 pp.-
ページ数 6
発行日