講演名 | 2011-03-02 細粒度パワーゲーティングにおける履歴に基づいたスリープ制御方式の検討と評価(低電力設計,システムオンシリコンを支える設計技術) 武藤 徹也, 宇佐美 公良, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 電源遮断を行うことでリーク電力を低減する細粒度パワーゲーティングでは、低電力効果が表れる最少スリープ時間である損益分岐点(Brake Even Time:BET)が存在する。そのため、より効果的な低電力化の実現には、効率の良いスリープ制御が重要となる。本研究ではスリープ時間の履歴情報に基づいた複数のスリープ制御方式を検討し、評価を行った。Index方式におけるPG非適用時に対する消費エネルギー削減率は、シフタでは平均36%、乗算器では平均51%であった。 |
抄録(英) | In Fine-grain Power Gating which reduces the leakage power by cutting Power Supply, Break Even Time(BET) which is the time showing effectiveness of power saving exists. Efficient sleep signal control considering BET is significant for the power saving. We have investigated and evaluated several sleep signal control methods based on history information for sleep event. Index method has achieved energy savings by 36% at Shifter and 51% at Multiplier on average. |
キーワード(和) | 細粒度パワーゲーティング / 低消費電力 |
キーワード(英) | Fine Grain Power Gating / Low power |
資料番号 | VLD2010-121 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 2011/2/23(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | 細粒度パワーゲーティングにおける履歴に基づいたスリープ制御方式の検討と評価(低電力設計,システムオンシリコンを支える設計技術) |
サブタイトル(和) | |
タイトル(英) | Investigation and Evaluation of Sleep Signal Control based on a History Information for Fine-grain Power Gating |
サブタイトル(和) | |
キーワード(1)(和/英) | 細粒度パワーゲーティング / Fine Grain Power Gating |
キーワード(2)(和/英) | 低消費電力 / Low power |
第 1 著者 氏名(和/英) | 武藤 徹也 / Tetsuya MUTO |
第 1 著者 所属(和/英) | 芝浦工業大学大学院工学研究科電気電子情報工学専攻 Shibaura Institute of Technology |
第 2 著者 氏名(和/英) | 宇佐美 公良 / Kimiyoshi USAMI |
第 2 著者 所属(和/英) | 芝浦工業大学工学部情報工学科 Shibaura Institute of Technology |
発表年月日 | 2011-03-02 |
資料番号 | VLD2010-121 |
巻番号(vol) | vol.110 |
号番号(no) | 432 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |