基礎・境界/NOLTA-VLSI設計技術(開催日:2016/05/11)

タイトル/著者/発表日/資料番号
DFGのクリティカルパス最適化に基づく演算チェイニングを用いたRDRアーキテクチャ対象高位合成手法

寺田 晃太朗(早大),  柳澤 政生(早大),  戸川 望(早大),  

[発表日]2016-05-11
[資料番号]VLD2016-4
側壁ダブルパターニングのための2色グリッドに準じた配線手法

三浦 発彦(東京農工大),  長谷川 充(東京農工大),  比留川 拓(東京農工大),  藤吉 邦洋(東京農工大),  

[発表日]2016-05-11
[資料番号]VLD2016-2
FPGA向けMBU訂正回路の提案

中村 祐士(熊本大),  寺岡 拓也(熊本大),  尼崎 太樹(熊本大),  飯田 全広(熊本大),  久我 守弘(熊本大),  末吉 敏則(熊本大),  

[発表日]2016-05-11
[資料番号]VLD2016-3
レジスタの耐放射線性を考慮したスケジューリング問題に関する一検討

井上 恵介(金沢高専),  金子 峰雄(北陸先端大),  

[発表日]2016-05-11
[資料番号]
[招待講演]将来に向けてのDA技術のチャレンジ

村岡 道明(高知大),  

[発表日]2016-05-11
[資料番号]VLD2016-6
MERP-CNN: A Memory-Efficient Reconfigurable Processor for Convolutional Neural Networks Based on FPGA

Xushen Han(早大),  Dajiang Zhou(早大),  Shinji Kimura(早大),  

[発表日]2016-05-11
[資料番号]VLD2016-5
劣勾配法の遅延解析への応用

宮下 弘(北九州市大),  川原口 高太郎(北九州市大),  

[発表日]2016-05-11
[資料番号]VLD2016-1