基礎・境界/NOLTA-VLSI設計技術(開催日:2009/01/22)

タイトル/著者/発表日/資料番号
順序回路の上位設計記述における等価性指定の自動化手法(高位検証,FPGA応用及び一般)

許 金美,  西原 佑,  松本 剛史,  藤田 昌宏,  

[発表日]2009/1/22
[資料番号]VLD2008-109,CPSY2008-71,RECONF2008-73
仕様から自動生成されたプロパティによるプロトコル変換機の形式的検証手法(高位検証,FPGA応用及び一般)

高 飛,  西原 佑,  松本 剛史,  藤田 昌宏,  

[発表日]2009/1/22
[資料番号]VLD2008-110,CPSY2008-72,RECONF2008-74
規則性予見演算器(演算器最適化設計,FPGA応用及び一般)

佐藤 仁,  中村 次男,  冬爪 成人,  笠原 宏,  田中 照夫,  

[発表日]2009/1/22
[資料番号]VLD2008-111,CPSY2008-73,RECONF2008-75
GAを用いた演算増幅器の素子値最適化における主成分分析による探索効率の向上(演算器最適化設計,FPGA応用及び一般)

竹原 裕司,  夏井 雅典,  田所 嘉昭,  

[発表日]2009/1/22
[資料番号]VLD2008-112,CPSY2008-74,RECONF2008-76
高精度RTLタイミングモデルの一検討(演算器最適化設計,FPGA応用及び一般)

中嶋 将太,  福井 正博,  

[発表日]2009/1/22
[資料番号]VLD2008-113,CPSY2008-75,RECONF2008-77
抽象化処理の相互作用による概念の創造過程 : 人間のように思考する電子頭脳(演算器最適化設計,FPGA応用及び一般)

服部 忠幸,  

[発表日]2009/1/22
[資料番号]VLD2008-114,CPSY2008-76,RECONF2008-78
組み込みシステム向けMPSoCのためのマルチレイヤ構造をとるバスアーキテクチャ最適化手法(システムレベル設計,FPGA応用及び一般)

吉田 陽信,  戸川 望,  柳澤 政生,  大附 辰夫,  橘 昌良,  

[発表日]2009/1/22
[資料番号]VLD2008-115,CPSY2008-77,RECONF2008-79
命令メモリアクセス数削減に基づく低エネルギーASIP合成手法(システムレベル設計,FPGA応用及び一般)

小林 優太,  戸川 望,  柳澤 政生,  大附 辰夫,  

[発表日]2009/1/22
[資料番号]VLD2008-116,CPSY2008-78,RECONF2008-80
DSP自動合成を指向したCDFGからの高速な複合演算抽出手法(システムレベル設計,FPGA応用及び一般)

加藤 俊之,  三宅 貴章,  大亦 真一,  西門 秀人,  山内 寛紀,  小林 士朗,  

[発表日]2009/1/22
[資料番号]VLD2008-117,CPSY2008-79,RECONF2008-81
応用領域に特化した小面積再構成可能HWのカスタマイズ方式(リコンフィギャラブル・アーキテクチャと論理合成,FPGA応用及び一般)

中谷 正吾,  梶原 信樹,  粟島 亨,  

[発表日]2009/1/22
[資料番号]VLD2008-118,CPSY2008-80,RECONF2008-82
大規模回路エミュレーション用90nm CMOSマルチコンテクストFPGAの遅延評価(リコンフィギャラブル・アーキテクチャと論理合成,FPGA応用及び一般)

宮本 直人,  大見 忠弘,  

[発表日]2009/1/22
[資料番号]VLD2008-119,CPSY2008-81,RECONF2008-83
GALSシステムにおける非同期バスの実装(バス・配線アーキテクチャ,FPGA応用及び一般)

堀 武宏,  中村 次男,  冬爪 成人,  笠原 宏,  田中 照夫,  

[発表日]2009/1/22
[資料番号]VLD2008-120,CPSY2008-82,RECONF2008-84
粒度可変論理セルにおける算術演算向け配線アーキテクチャの一検討(バス・配線アーキテクチャ,FPGA応用及び一般)

佐藤 嘉晃,  趙 謙,  尼崎 太樹,  飯田 全広,  末吉 敏則,  

[発表日]2009/1/22
[資料番号]VLD2008-121,CPSY2008-83,RECONF2008-85
動的リコンフィギャラブルプロセッサMuCCRAの結合網に関する研究(バス・配線アーキテクチャ,FPGA応用及び一般)

加東 勝,  佐野 徹,  天野 英晴,  

[発表日]2009/1/22
[資料番号]VLD2008-122,CPSY2008-84,RECONF2008-86
NIDS専用正規表現マッチングマシンの構成とそのFPGA実装(アプリケーション2,FPGA応用及び一般)

川中 洋祐,  若林 真一,  永山 忍,  

[発表日]2009/1/22
[資料番号]VLD2008-123,CPSY2008-85,RECONF2008-87
高速モチーフ探索を目指したGibbs Sampling法のFPGAによる実装(アプリケーション2,FPGA応用及び一般)

佐藤 由香,  田沢 純子,  宮崎 敏明,  

[発表日]2009/1/22
[資料番号]VLD2008-124,CPSY2008-86,RECONF2008-88
並列プロセッサDAPDNA-2を用いたリンクディスジョイント経路計算の高速解法(アプリケーション2,FPGA応用及び一般)

木原 拓,  清水 翔,  高 山,  荒川 豊,  山中 直明,  渡辺 昭文,  

[発表日]2009/1/22
[資料番号]VLD2008-125,CPSY2008-87,RECONF2008-89
複写される方へ

,  

[発表日]2009/1/22
[資料番号]
Notice for Photocopying

,  

[発表日]2009/1/22
[資料番号]
奥付

,  

[発表日]2009/1/22
[資料番号]
<<12 21-40hit(40hit)