基礎・境界/NOLTA-ハードウェアセキュリティ(開催日:2019/02/27)

タイトル/著者/発表日/資料番号
CMOSイメージセンサの画素ばらつきを活用したPUF(CIS-PUF)の誤り訂正手法の検討

一色 良太(立命館大),  白畑 正芳(立命館大),  大倉 俊介(ブリルニクスジャパン),  汐崎 充(立命館大),  久保田 貴也(立命館大),  石川 賢一郎(ブリルニクスジャパン),  高柳 功(ブリルニクスジャパン),  藤野 毅(立命館大),  

[発表日]2019-02-28
[資料番号]VLD2018-121,HWS2018-84
機械学習を用いた混合正規分布の成分数削減手法の選択

風間 春輝(中大),  築山 修治(中大),  

[発表日]2019-02-28
[資料番号]VLD2018-113,HWS2018-76
Micciancio-Walterアルゴリズムを用いた高速なガウシアンサンプラーの設計

古賀 啓太郎(東大),  粟野 皓光(阪大),  池田 誠(東大),  

[発表日]2019-02-28
[資料番号]VLD2018-119,HWS2018-82
光通信用LSI開発にみる微細化プロセスの対策技術

平野 進(三菱電機),  吉田 英夫(三菱電機),  杉原 堅也(三菱電機),  小西 良明(三菱電機),  杉原 隆嗣(三菱電機),  小川 吉大(三菱電機),  

[発表日]2019-02-28
[資料番号]VLD2018-110,HWS2018-73
製造・実装ばらつきに起因する放射スペクトルの違いを用いた電子機器の個体識別手法に関する基礎検討

鍛治 秀伍(奈良先端大),  衣川 昌宏(仙台高専),  藤本 大介(奈良先端大),  Laurent Sauvage(Telecom ParisTech),  Jean-Luc Danger(Telecom ParisTech),  林 優一(奈良先端大),  

[発表日]2019-02-28
[資料番号]VLD2018-120,HWS2018-83
電気2重層キャパシタの回路モデルパラメータの一同定法

上坂 直輝(中大),  築山 修治(中大),  能登 健一(コマツ),  奥村 卓司(コマツ),  

[発表日]2019-02-28
[資料番号]VLD2018-118,HWS2018-81
Sparse Robust Deep Autoencoderによる心電図外れ値検出器のハードウェア向けモデル圧縮について

曽我 尚人(東工大),  佐藤 真平(東工大),  中原 啓貴(東工大),  

[発表日]2019-02-28
[資料番号]VLD2018-114,HWS2018-77
[Memorial Lecture] Towards Practical Homomorphic Email Filtering: A Hardware-Accelerated Secure Naive Bayesian Filter

Song Bian(京大),  Masayuki Hiromoto(京大),  Takashi Sato(京大),  

[発表日]2019-02-28
[資料番号]VLD2018-115,HWS2018-78
[記念講演]BDDに基づく光論理回路の素子数削減と消費電力低減

松尾 亮祐(京大),  塩見 準(京大),  石原 亨(京大),  小野寺 秀俊(京大),  新家 昭彦(NTT),  納富 雅也(NTT),  

[発表日]2019-02-28
[資料番号]VLD2018-116,HWS2018-79
無線カオス発振型チップ・パッケージ・ボード相互作用PUF統合回路設計手法とその評価

高橋 雅典(神戸大),  永田 真(神戸大),  三浦 典之(神戸大),  

[発表日]2019-03-01
[資料番号]VLD2018-130,HWS2018-93
PUFを用いた個体識別システムにおける機械学習攻撃に対する脆弱性の評価

飯塚 知希(東大),  小笠原 泰弘(産総研),  片下 敏宏(産総研),  堀 洋平(産総研),  粟野 皓光(阪大),  池田 誠(東大),  

[発表日]2019-03-01
[資料番号]VLD2018-133,HWS2018-96
RTOSを用いたシステムのフルハードウェア実装とその自動化

大迫 裕樹(関西学院大),  石浦 菜岐佐(関西学院大),  冨山 宏之(立命館大),  神原 弘之(京都高度技研),  

[発表日]2019-03-01
[資料番号]VLD2018-122,HWS2018-85
改良されたアービタPUFに対する線形モデルによる攻撃

松見 進(名城大),  野崎 佑典(名城大),  吉川 雅弥(名城大),  

[発表日]2019-03-01
[資料番号]VLD2018-132,HWS2018-95
ASICで実装したリングオシレータPUFの性能と安全性評価

野崎 佑典(名城大),  吉川 雅弥(名城大),  

[発表日]2019-03-01
[資料番号]VLD2018-131,HWS2018-94
アンロールドアーキテクチャ実装したPRINCEの低コスト電力解析対策手法

竹本 修(名城大),  野崎 佑典(名城大),  吉川 雅弥(名城大),  

[発表日]2019-03-01
[資料番号]VLD2018-134,HWS2018-97
CAN通信におけるMAC生成用カウンタの同期手法

西田 奏太(名城大),  野崎 佑典(名城大),  吉川 雅弥(名城大),  

[発表日]2019-03-01
[資料番号]VLD2018-135,HWS2018-98
FPGAを対象とした束データ方式による非同期式回路に対する配置制約についての検討

大竹 樹(会津大),  齋藤 寛(会津大),  

[発表日]2019-03-01
[資料番号]VLD2018-123,HWS2018-86
ハードウェア実装に適した量子化HOG特徴量計算に関する一検討

關口 裕介(会津大),  富岡 洋一(会津大),  北道 淳司(会津大),  

[発表日]2019-03-01
[資料番号]VLD2018-127,HWS2018-90
論理暗号化に対する効率的なSAT攻撃アルゴリズムの評価

松永 裕介(九大),  吉村 正義(京都産大),  

[発表日]2019-03-01
[資料番号]VLD2018-126,HWS2018-89
Android仮想マシンのランダムテストにおける命令列生成の強化

清水 遼太朗(関西学院大),  石浦 菜岐佐(関西学院大),  

[発表日]2019-03-01
[資料番号]VLD2018-124,HWS2018-87
<<123>> 21-40hit(51hit)