電子情報通信学会技術研究報告

Print edition: ISSN 0913-5685      Online edition: ISSN 2432-6380

Volume 117, Number 455

VLSI設計技術

開催日 2018-02-28 - 2018-03-02 / 発行日 2018-02-21

[PREV] [NEXT]

[TOP] | [2014] | [2015] | [2016] | [2017] | [2018] | [2019] | [2020] | [Japanese] / [English]

[PROGRAM] [BULK PDF DOWNLOAD]


目次

VLD2017-89
FPGA実装によるRBF近似関数の高速計算について
○増田祥吾・永山 忍・稲木雅人・若林真一(広島市大)
pp. 1 - 6

VLD2017-90
ランダムフォレストに基づく書き換え可能なネットワーク侵入検知ハードウェアのメモリ量削減について
○薛 斌斌・永山 忍・稲木雅人・若林真一(広島市大)
pp. 7 - 12

VLD2017-91
高次元データに対するLSH法を用いたk近傍探索ハードウェア
○荒井悠人・若林真一・永山 忍・稲木雅人(広島市大)
pp. 13 - 18

VLD2017-92
制約充足問題を利用した多端子ネットに対する高速配線手法
○山口沙樹・高島康裕(北九州市大)
pp. 19 - 24

VLD2017-93
Amoeba-inspired SAT Solvers on FPGA through High Level Synthesis
○Hoang Ngoc Anh Nguyen(Tokyo Tech)・Masashi Aono(Keio Univ.)・Yuko Hara-Azumi(Tokyo Tech)
pp. 25 - 30

VLD2017-94
Systematic Analysis Framework of Variables Significance towards Approximate Computing
○Sara Ayman Metwalli・Yuko Hara-Azumi(Tokyo Tech)
pp. 31 - 36

VLD2017-95
正当なDEXファイルの生成によるAndroid仮想マシンのランダムテスト
○池尾弘史・清水遼太郎・石浦菜岐佐(関西学院大)
pp. 37 - 42

VLD2017-96
ソース・コンパイラを用いた配線混雑改善の高位設計フロー
○立岡真人・金子峰雄(北陸先端大)
pp. 43 - 48

VLD2017-97
高位合成における多重ループに対するパイプライン処理時のサイクル数オーバーヘッド削減を行うループ平坦化ツールの開発
○石川大輔・瀬戸謙修(東京都市大)
pp. 49 - 54

VLD2017-98
2種類の情報をもつ動画像を用いたフレーム補間の前景除去と輪郭抽出による品質向上
○井原大文・今川隆司(立命館大)・上坂浩貴・鴻上慎吾・筒井 弘・宮永喜一(北大)・越智裕之(立命館大)
pp. 55 - 60

VLD2017-99
Full-HD 60-fps実時間オプティカルフロー推定プロセッサのアーキテクチャ設計
○神田哲志(日大)・今村幸祐・松田吉雄(金沢大)・松村哲哉(日大)
pp. 61 - 66

VLD2017-100
リチウムイオン蓄電池を搭載したEVカートの加速条件最適化の一検討
○藤井春弥・土田祥生・阿部智貴・林 磊・福井正博(立命館大)
pp. 67 - 72

VLD2017-101
耐故障FPGAのための一再構成手法とその評価
○馬 鋮・金子峰雄(北陸先端大)
pp. 73 - 78

VLD2017-102
コンポーネント間近接制約に基づいた混合誤り訂正機構の信頼性評価
○呉 政訓・金子峰雄(北陸先端大)
pp. 79 - 84

VLD2017-103
FDSOIに適したスタック構造におけるソフトエラー対策手法の提案・評価と微細化による影響の評価
○丸岡晴喜・山田晃大・榎原光則・古田 潤・小林和淑(京都工繊大)
pp. 85 - 90

VLD2017-104
65 nm FDSOIプロセスのトランジスタモデルの違いによるフリップフロップのソフトエラー耐性の実測と評価
○榎原光則・丸岡晴喜・山田晃大・古田 潤・小林和淑(京都工繊大)
pp. 91 - 96

VLD2017-105
配線間距離を考慮した特徴量に基づくリソグラフィホットスポット検出手法の検討
○片岡 岳・稲木雅人・永山 忍・若林真一(広島市大)
pp. 97 - 102

VLD2017-106
転移学習に基づく効率的なリソグラフィホットスポット検出器の生成手法
○鈴木脩平・富岡洋一(会津大)
pp. 103 - 108

VLD2017-107
製造後遅延調整における面積と消費電力の削減ためのクラスタリング手法
○室井孝太・小平行秀(会津大)
pp. 109 - 114

VLD2017-108
モンテカルロ木探索を用いたモチーフ抽出法の提案と実験的評価
○湯浅佑介・永山 忍・稲木雅人・若林真一(広島市大)
pp. 115 - 120

VLD2017-109
バッファ挿入を考慮した並列プレフィックス加算器の最適化設計
○西岡達紘・金子峰雄(北陸先端大)
pp. 121 - 126

VLD2017-110
一般同期回路における遅延挿入に対するグラフ縮小技法の評価
○新井祐樹・築山修治(中大)
pp. 127 - 132

VLD2017-111
束データ方式による非同期式RTLモデルに対する消費エネルギー最適化の検討
○仙波翔吾・齋藤 寛(会津大)
pp. 133 - 138

VLD2017-112
論理合成の誤り修正手法を用いた論理暗号化手法の評価
○松永裕介(九大)
pp. 139 - 144

VLD2017-113
モデルベース開発におけるSW/HW分割手法 ~ Matlab/SimulinkとCベース高位合成を用いたSW/HW分割の自動化 ~
○山本 亮・村野弘樹・山本歩夢・小川吉大(三菱電機)
pp. 145 - 150

VLD2017-114
モデルベース並列化における複数周期タスクを混在させたコア割り当て手法
○池田良裕・枝廣正人(名大)
pp. 151 - 156

VLD2017-115
モデルベース並列化(MBP)におけるハードウェア/ソフトウェア協調設計環境
○柏原一輝・本田晋也・枝廣正人(名大)
pp. 157 - 162

VLD2017-116
DNNの推論器向け高位合成用C記述の検討
○岡本卓也・山本椋太・本田晋也(名大)
pp. 163 - 168

VLD2017-117
FPGAを用いた組込みシステム向けDNNフレームワークの構想
○山本椋太・岡本卓也・本田晋也(名大)・趙 茜・松本斗貴・中本幸一(兵庫県立大)・酒井 完・青山哲也・若林一敏(NEC)
pp. 169 - 174

VLD2017-118
自動平衡ブリッジ法に基づく自動校正機能を持つインピーダンス測定手法の提案
○白川貴啓・堺 亮介・中武繁寿(北九州市大)
pp. 175 - 179

VLD2017-119
ポテンショスタット法に基づく超小型・超微弱電流測定回路の提案
○磯貝太志・白川貴啓・中武繁寿(北九州市大)
pp. 181 - 186

VLD2017-120
ビアスイッチFPGA向け配線解析手法の検討
○中澤祐希・土井龍太郎・劉 載勲・橋本昌宜(阪大)
pp. 187 - 192

VLD2017-121
DRAMの自動リフレッシュ間隔延長とデータ修正に基づくアプロキシメートコンピューティングの提案と評価
○深澤高雅・宇佐美公良(芝浦工大)
pp. 193 - 198

VLD2017-122
Verify機能を備えた不揮発性フリップフロップの再構成アクセラレータCool Mega-Arrayへの適用とエネルギー評価
○赤池純也・宇佐美公良・工藤 優(芝浦工大)・天野英晴・池添赳治(慶大)・平賀啓三・周藤悠介・屋上公二郎(ソニーセミコンダクタソリューションズ)
pp. 199 - 204

VLD2017-123
過電圧スケーリングを用いた不正確計算による消費電力削減の検討
○佐藤雅紘・増田 豊・橋本昌宜(阪大)
pp. 205 - 210

VLD2017-124
選択的活性化によるスタンダードセルメモリの低消費エネルギー化
○塩見 準・石原 亨・小野寺秀俊(京大)
pp. 211 - 216

VLD2017-125
[招待講演]第4次産業革命時代のスマート工場に対するサイバー攻撃と対策
○米田 健(三菱電機)
pp. 217 - 224

VLD2017-126
同期機構の改良によるPL-PUFのシリコン実装
○小笠原泰弘・堀 洋平・小池帆平(産総研)
pp. 225 - 229

VLD2017-127
深層ニューラルネットワークを用いたDouble-Arbiter PUFに対するモデリング攻撃
○飯塚知希・粟野皓光・池田 誠(東大)
pp. 231 - 236

VLD2017-128
選択的チャレンジを用いたフィードフォワードPUFに対する機械学習攻撃
○野崎佑典・吉川雅弥(名城大)
pp. 237 - 242

注: 本技術報告は査読を経ていない技術報告であり,推敲を加えられていずれかの場に発表されることがあります.


IEICE / 電子情報通信学会