電子情報通信学会技術研究報告

Print edition: ISSN 0913-5685      Online edition: ISSN 2432-6380

Volume 116, Number 332

リコンフィギャラブルシステム

開催日 2016-11-28 - 2016-11-29 / 発行日 2016-11-21

[PREV] [NEXT]

[TOP] | [2013] | [2014] | [2015] | [2016] | [2017] | [2018] | [2019] | [Japanese] / [English]

[PROGRAM] [BULK PDF DOWNLOAD]


目次

RECONF2016-40
高位合成を用いた3次元立体音響プロセッサの設計
○大平裟耶・土屋尚暉・松村哲哉(日大)
pp. 1 - 6

RECONF2016-41
可変パイプライン超低電力粗粒度再構成可能アクセラレータの実装と評価
○安藤尚輝・増山滉一朗・奥原 颯・天野英晴(慶大)
pp. 7 - 12

RECONF2016-42
FPGAソーティングアクセラレータのためのマージネットワークの改良
○齊藤 誠・眞下 達・Thiem Van Chu・吉瀬謙二(東工大)
pp. 13 - 18

RECONF2016-43
PLC命令列の高位合成によるハードウェア化
○石垣良樹・田中 佑・藤枝直輝・市川周一(豊橋技科大)
pp. 19 - 24

RECONF2016-44
Vivado HLSによる○×ゲーム探索再帰記述のハードウェア化
○広江友哉・大野真史・泉 知論・孟 林(立命館大)
pp. 25 - 28

RECONF2016-45
原子移動型スイッチを用いた小面積なプログラマブルロジックとそのための遅延最適なテクノロジマッピング手法
○東 俊輝・越智裕之(立命館大)
pp. 29 - 34

RECONF2016-46
3次元FPGA向け消費電力解析ツール
○池邊雅登・趙 謙・尼崎太樹・飯田全広・久我守弘・末吉敏則(熊本大)
pp. 35 - 40

RECONF2016-47
低消費電力FPGAの応用回路実装を伴う評価のための環境構築と予備実験
○片下敏宏・日置雅和・堀 洋平・小池帆平(産総研)
pp. 41 - 46

RECONF2016-48
[招待講演]ソフトウェアエンジニアと高位合成
○満田賢一郎・大和田浩司・山本真司(ISP)
p. 47

RECONF2016-49
[基調講演]IoT時代に向け組合せ最適化問題を効率的に解くCMOSアニーリングマシン
○山岡雅直(日立)
pp. 49 - 54

RECONF2016-50
[基調講演]デジタル映像の符号化技術・伝送装置の開発とハイビジョン化への貢献
○中川 章(富士通研)
p. 55

注: 本技術報告は査読を経ていない技術報告であり,推敲を加えられていずれかの場に発表されることがあります.


IEICE / 電子情報通信学会