電子情報通信学会技術研究報告

Print edition: ISSN 0913-5685

Volume 106, Number 31

VLSI設計技術

開催日 2006-05-11 / 発行日 2006-05-04

[PREV] [NEXT]

[TOP] | [2006] | [2007] | [2008] | [2009] | [2010] | [2011] | [2012] | [Japanese] / [English]

[PROGRAM] [BULK PDF DOWNLOAD]


目次

VLD2006-1
Online FPGA Placement Using I/O Routing Information
Mitsuru Tomono・○Masaki Nakanishi・Shigeru Yamashita(NAIST)・Kazuo Nakajima(Univ. of Maryland)・Katsumasa Watanabe(NAIST)
pp. 1 - 6

VLD2006-2
動的再構成可能配線について
○木村晋二(早大)
pp. 7 - 12

VLD2006-3
オペランドのビット幅を考慮したソフトウェアレベル消費エネルギー削減手法
○山口誠一朗・室山真徳・石原 亨・安浦寛人(九大)
pp. 13 - 18

VLD2006-4
メモリアクセスおよびリソース共有を行うカスタム命令自動生成手法
○瀬戸謙修・藤田昌宏(東大)
pp. 19 - 24

VLD2006-5
[招待講演]コンフィギュラブル・プロセッサ開発環境ASIP Meister
○今井正治・谷口一徹・武内良典・坂主圭史(阪大)
pp. 25 - 30

今後、次の点を修正する予定です。(1)欠けている表紙画像・奥付画像を補完いたします。(2)欠けている発行日の情報を補完いたします。

注: 本技術報告は査読を経ていない技術報告であり,推敲を加えられていずれかの場に発表されることがあります.


IEICE / 電子情報通信学会