基礎・境界/NOLTA-VLSI設計技術(開催日:1998/09/22)

タイトル/著者/発表日/資料番号
FBDDの厳密最小化とパストランジスタ論理の合成への応用

畠田 宏司,  高木 一義,  木村 普二,  渡邉 勝正,  

[発表日]1998/9/22
[資料番号]VLD98-62,ICD98-165,FTS98-89
DSPコアの開発環境とテスト手法

松下 義則,  佐野 孝幸,  元田 武文,  谷口 朗子,  セイエド イクラム・フセイン,  

[発表日]1998/9/22
[資料番号]VLD98-63,ICD98-166,FTS98-90
時間展開モデルを用いた無閉路順序回路のテスト系列圧縮について

細川 利典,  井上 智生,  平岡 敏洋,  藤原 秀雄,  

[発表日]1998/9/22
[資料番号]VLD98-64,ICD98-167,FTS98-91
到達可能状態を考慮したパーシャルスキャンFF選択手法

大豆生田 利章,  伊藤 秀男,  

[発表日]1998/9/22
[資料番号]VLD98-65,ICD98-168,FTS98-92
BIST向け検査点挿入方式における遅延・面積オーバーヘッドの低減

中尾 教伸,  小林 誠治,  畠山 一美,  飯島 一彦,  寺田 聖二,  

[発表日]1998/9/22
[資料番号]VLD98-66,ICD98-169,FTS98-93
テスト時同期化技術を用いたパーシャルスキャン設計方式

宮崎 政英,  畠山 一美,  彦根 和文,  

[発表日]1998/9/22
[資料番号]VLD98-67,ICD98-170,FTS98-94
論理関数の代表元を用いたP同値類上での高速ブーリアンマッチング法

デブナス デバトシュ,  笹尾 勤,  

[発表日]1998/9/22
[資料番号]VLD98-68,ICD98-171,FTS98-95
pバージョン・コンフィギュレーションの信頼度最大化

森永 聡,  

[発表日]1998/9/22
[資料番号]VLD98-69,ICD98-172,FTS98-96
ハードリアルタイムシステムの形式的な階層設計手法

山根 智,  

[発表日]1998/9/22
[資料番号]VLD98-70,ICD98-173,FTS98-97
ソフトウェアフォールトトレランスのための並列分散プロセッサ構成に関する一考察

小川 聰,  

[発表日]1998/9/22
[資料番号]VLD98-71,ICD98-174,FTS98-98
民生MPUを採用した宇宙用フォールトトレラント計算機の設計

河原 哲雄,  鈴木 秀人,  関口 毅,  浜谷 明,  小野澤 完,  木村 恒一,  

[発表日]1998/9/22
[資料番号]VLD98-72,ICD98-175,FTS98-99
[OTHERS]

,  

[発表日]1998/9/22
[資料番号]
<<12 21-32hit(32hit)