お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 79件中 1~20件目  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
SIS, ITE-BCT
(連催)
2023-10-12
16:30
山口 ヒストリア宇部
(ハイブリッド開催,主:現地開催,副:オンライン開催)
[チュートリアル講演]再構成可能なデバイスによる不正アクセス防御システムの技術開発
佐藤友暁北星学園大SIS2023-19
テレワーク等の普及によって多様な場所でインターネットを使用する機会が増加している.同時に,移動通信システムと無線LANシ... [more] SIS2023-19
pp.19-24
PN 2023-03-02
11:40
沖縄 沖縄県立博物館 講座室
(ハイブリッド開催,主:現地開催,副:オンライン開催)
再構成可能デバイスエッジ連携によるコアネットワーク内における分散型DDoS防御手法
直井智基村上正樹植松芳彦岡本 聡山中直明慶大PN2022-58
現在,DDoS攻撃による被害が問題である.DDoS攻撃を個人で対策することは難しく,緩和装置を用いた防御手法などが普及し... [more] PN2022-58
pp.83-89
CPSY, DC
(共催)
IPSJ-ARC
(連催) [詳細]
2022-07-28
13:30
山口 海峡メッセ下関
(ハイブリッド開催,主:現地開催,副:オンライン開催)
RISC-V MPおよびSLM再構成ロジックを混載した「SLMLET」チップの予備評価
矢内洋祐慶大)・小島拓也東大)・奥原 颯シンガポール国立大)・天野英晴慶大)・飯田全広熊本大CPSY2022-8 DC2022-8
近年、IoTエッジデバイスにおける処理能力の更なる向上が進んでいる。そこで、FPGAとCPUの混載SoCというソリューシ... [more] CPSY2022-8 DC2022-8
pp.41-46
MW 2022-06-09
15:05
長野 JA長野県ビル 13階A会議室
(ハイブリッド開催,主:現地開催,副:オンライン開催)
[招待講演]無線伝搬路制御の実現に向けたReconfigurable Intelligent Surface活用の取組み
岩渕匡史大宮 陸小川智明鷹取泰司NTTMW2022-26
本講演ではRecinfgurable intelligent surface (RIS) を用いた無線伝搬路制御に関する... [more] MW2022-26
p.19
VLD, DC, RECONF, ICD, IPSJ-SLDM
(連催)
(併催) [詳細]
2021-12-01
10:35
ONLINE オンライン開催 不揮発性FFを用いたマルチコンテキストCGRA
亀井愛佳小島拓也天野英晴慶大)・横山大輝宮内陽里宇佐美公良芝浦工大)・平賀啓三鈴木健太ソニーセミコンダクタソリューションズVLD2021-20 ICD2021-30 DC2021-26 RECONF2021-28
近年,バッテリー駆動のエッジデバイスでは計算性能と並びアイドル時の省電力性能が重要視される.またIoT 端末に高頻度の間... [more] VLD2021-20 ICD2021-30 DC2021-26 RECONF2021-28
pp.19-24
RECONF 2020-05-29
10:50
ONLINE オンライン開催 SA法のコスト関数として配置品質判定ニューラルネットワークを用いた再構成可能デバイスの配置アルゴリズムの提案
夏目優一鎌田時生窪田昌史谷川一哉弘中哲夫広島市大RECONF2020-13
再構成可能デバイスでは,配置配線結果によってその回路性能が大きく異なるため,できるだけ最適な配置配線を行う必要がある.
... [more]
RECONF2020-13
pp.71-76
PN 2019-11-14
17:20
神奈川 慶應義塾大学 再構成可能通信処理プロセッサを用いたネットワークベースのDDoS防御手法
住田直人村上正樹西尾 優岡本 聡山中直明慶大PN2019-26
トラフィックの増加とサービスの多様性に対処するために,フォトニックネットワークプロセッサ(PNP)が提案されている.PN... [more] PN2019-26
pp.15-22
HWS, VLD
(共催)
2019-02-27
13:05
沖縄 沖縄県青年会館 ビアスイッチFPGAの消費電力評価のための配線容量モデル
夏原明日香今川隆司越智裕之立命館大VLD2018-97 HWS2018-60
本稿では,ビアスイッチと呼ばれる新しいナノデバイスを用いたFPGA上に実装するアプリケーション回路の消費電力を配置配線前... [more] VLD2018-97 HWS2018-60
pp.25-30
VLD, DC, IPSJ-SLDM, IPSJ-EMB
(連催)
CPSY, IPSJ-ARC
(連催)
CPM, ICD, IE
(共催)
RECONF
(併催) [詳細]
2018-12-06
09:00
広島 サテライトキャンパスひろしま Resources Utilization of Fine-grained Overlay Architecture
Theingi MyintKumamoto)・Qian ZhaoKyutech)・Motoki AmagasakiMasahiro IidaToshinori SueyoshiKumamotoRECONF2018-37
 [more] RECONF2018-37
pp.15-20
DC 2018-02-20
16:10
東京 機械振興会館 メモリベース再構成デバイスMRLDにおけるブリッジ接続故障のテスト方法
王 森レイ小川達也樋上喜信高橋 寛愛媛大)・佐藤正幸勝 満徳TRL)・関口象一太陽誘電DC2017-87
MRLD とは、メモリ機能も備える新しい再構成可能論理デバイスである。MRLD の基本要素となるMLUT(Multipl... [more] DC2017-87
pp.61-66
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-19
11:05
神奈川 慶應義塾大学 日吉キャンパス 来往舎 ビアスイッチ向けプログラマブルロジック0-1-A-~A LUTの電力効率について
夏原明日香今川隆司越智裕之立命館大VLD2017-80 CPSY2017-124 RECONF2017-68
本稿では,ビアスイッチと呼ばれるナノデバイスを用いたプログラマブルロジックである0-1-$A$-$overline{A}... [more] VLD2017-80 CPSY2017-124 RECONF2017-68
pp.107-112
MW 2017-11-10
12:35
沖縄 宮古島マリンターミナルビル 直接並列接続によるSHF帯デュアルバンドリコンフィギャラブルバンドパスフィルタの設計および解析
加田ゆうき山尾 泰電通大MW2017-134
近年,ワイヤレス通信の高速化・大容量化の要求がますます高まっている.このため逼迫する周波数資源を有効に活用する技術として... [more] MW2017-134
pp.121-126
VLD, DC
(共催)
CPM, ICD, IE
(共催)
CPSY, RECONF
(併催) [詳細]
2016-11-29
10:30
大阪 立命館大学大阪いばらきキャンパス 原子移動型スイッチを用いた小面積なプログラマブルロジックとそのための遅延最適なテクノロジマッピング手法
東 俊輝越智裕之立命館大RECONF2016-45
本稿では、0-1-$A$-$overline{A}$ LUTの遅延モデルと、それを用いたマッピング手法を提案する。0-1... [more] RECONF2016-45
pp.29-34
VLD, DC
(共催)
CPM, ICD, IE
(共催)
CPSY, RECONF
(併催) [詳細]
2016-11-29
09:25
大阪 立命館大学大阪いばらきキャンパス 超低消費電力再構成可能アクセラレータCC-SOTB2の実装と評価
増山滉一朗安藤尚輝松下悠亮奥原 颯天野英晴慶大VLD2016-54 DC2016-48
Cool mega array(CMA)は,近年のウェアラブル機器やIoTに搭載するためのチップとしてsilicon o... [more] VLD2016-54 DC2016-48
pp.61-66
MSS 2016-03-04
11:00
山口 海峡メッセ下関 CAME: A Novel Fast Connectivity-Aware MER Enumeration Algorithm for the Online Task Placement on Partially Reconfigurable Device
Tieyuan PanLian ZengWaseda Univ.)・Yasuhiro TakashimaUniv. of Kitakyushu)・Takahiro WatanabeWaseda Univ.MSS2015-82
 [more] MSS2015-82
pp.79-84
RECONF 2015-06-20
15:50
京都 京都大学 極大未使用矩形領域列挙による動的再構成デバイスでのオンラインタスク配置アルゴリズム
潘 鉄源朱 力曾 濂渡邊孝博早大)・高島康裕北九州市大RECONF2015-26
近年,製造技術の進歩に伴ない,組み込みシステムの複雑度が高まっている.その結果として,システムを実装したチップの性能だけ... [more] RECONF2015-26
pp.141-146
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2014-11-26
09:40
大分 ビーコンプラザ(別府国際コンベンションセンター) タイミングエラー予測回路による再構成可能デバイス上でのデータ依存最適化回路設計
川村一志阿部晋矢史 又華柳澤政生戸川 望早大VLD2014-80 DC2014-34
LSI内部の各パス遅延は入力データに応じて様々に変動する.
この性質を利用することで,計算精度をわずかに落としながらも... [more]
VLD2014-80 DC2014-34
pp.51-56
RECONF 2014-06-12
11:40
宮城 片平さくらホール 低電力リコンフィギャラブルアクセラレータCMA-SOTBのボディバイアス制御
藤田 悠蘇 洪亮天野英晴慶大RECONF2014-8
バッテリー駆動の低消費電力高効率処理のデバイスとしてシリコンの Thin... [more] RECONF2014-8
pp.37-42
CPSY, RECONF, VLD
(共催)
IPSJ-SLDM
(連催) [詳細]
2014-01-29
10:25
神奈川 慶応義塾大学 日吉キャンパス 動的再構成プロセッサMuCCRA-4 の実装
片桐 徹天野英晴慶大VLD2013-122 CPSY2013-93 RECONF2013-76
動的再構成プロセッサ(DRPA:Dynamically Reconfigurable Processor Array)
... [more]
VLD2013-122 CPSY2013-93 RECONF2013-76
pp.119-124
RECONF 2013-05-21
10:35
高知 高知県民文化ホール 低消費電力アクセラレータCMAの演算終了時間における投機的データ収集機構の実装
宇野理恵小崎信明伊澤麻衣津坂章人宮島敬明天野英晴慶大RECONF2013-11
Cool Mega Array(CMA)は,バッテリー駆動のモバイル機器向けに提案された低消費電力なアクセラレータである... [more] RECONF2013-11
pp.55-60
 79件中 1~20件目  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会