研究会 |
発表日時 |
開催地 |
タイトル・著者 |
抄録 |
資料番号 |
CPSY, DC (共催) IPSJ-ARC (連催) [詳細] |
2022-10-12 14:00 |
新潟 |
湯沢東映ホテル (ハイブリッド開催,主:現地開催,副:オンライン開催) |
並列テストのためのコントローラの制御信号のドントケア割当てアルゴリズム ○徐 浩豊・細川利典(日大)・吉村正義(京都産大)・新井雅之(日大) CPSY2022-24 DC2022-24 |
近年,VLSIのテストコスト増大に伴い,テストパターン数の削減が重要になっている.そのため,テスト並列化を考慮したテスト... [more] |
CPSY2022-24 DC2022-24 pp.37-42 |
CPSY, DC (共催) IPSJ-ARC (連催) [詳細] |
2022-07-27 09:45 |
山口 |
海峡メッセ下関 (ハイブリッド開催,主:現地開催,副:オンライン開催) |
擬似ブール最適化を用いたFFR出力信号線遷移とWSAの相関に基づく低消費電力指向ドントケア割当て法 ○徐 雁レイ・三浦 怜・細川利典(日大)・吉村正義(京都産大) CPSY2022-1 DC2022-1 |
近年,VLSIの低消費電力化に伴い,低消費電力テストを実行するために,低消費電力指向ドントケア判定手法とドントケア割当て... [more] |
CPSY2022-1 DC2022-1 pp.1-6 |
CPSY, DC (共催) IPSJ-SLDM, IPSJ-EMB, IPSJ-ARC (共催) (連催) [詳細] |
2022-03-10 10:30 |
ONLINE |
オンライン開催 |
論理故障テスト並列化のための制御信号のドントケア割当て法 ○徐 浩豊・細川利典・山崎紘史・新井雅之(日大)・吉村正義(京都産大) CPSY2021-56 DC2021-90 |
近年,VLSIのテストコスト増大に伴い,テストパターン数の削減が重要になっている.テストパターン数を削減するために,テス... [more] |
CPSY2021-56 DC2021-90 pp.67-72 |
CPSY, DC (共催) IPSJ-SLDM, IPSJ-EMB, IPSJ-ARC (共催) (連催) [詳細] |
2021-03-26 11:20 |
ONLINE |
オンライン開催 |
レジスタ転送レベル回路における故障診断容易化のためのコントローラの制御信号のドントケア割当て法 ○土渕航平・細川利典(日大)・山崎浩二(明大) CPSY2020-62 DC2020-92 |
近年の半導体微細化技術の進歩に伴い,超大規模集積回路において,故障解析は歩留まりの向上のために重要である.被疑故障を事前... [more] |
CPSY2020-62 DC2020-92 pp.73-78 |
DC |
2021-02-05 15:30 |
ONLINE |
オンライン開催 |
レジスタ転送レベルにおける非スキャンベースフィールドテスタビリティに基づく制御信号のドントケア割当て法 ○池ヶ谷祐輝・石山悠太・細川利典(日大)・吉村正義(京都産大) DC2020-77 |
VLSI の経年劣化による障害を回避する手段の一つとして,機能動作時に回路の出力や内部信号線の値を監視するフィールドテス... [more] |
DC2020-77 pp.48-53 |
DC |
2020-02-26 14:10 |
東京 |
機械振興会館 |
パーシャルMaxSATを用いた低消費電力指向ドントケア判定・割当て同時最適化法 ○三澤健一郎・細川利典・山崎紘史(日大)・吉村正義(京都産大)・新井雅之(日大) DC2019-92 |
近年,実速度スキャンテストにおいて,過度なキャプチャ時消費電力の発生が問題視されている.キャプチャ時消費電力を削減するた... [more] |
DC2019-92 pp.37-42 |
DC |
2019-02-27 09:50 |
東京 |
機械振興会館 |
キャプチャセーフテストベクトルの故障伝搬経路を模倣した低消費電力志向ドントケア判定法 ○三澤健一郎・細川利典・山崎紘史(日大)・吉村正義(京都産大) DC2018-73 |
初期テスト集合中のキャプチャアンセーフテストベクトル数とアンセーフ故障数を削減するために,低消費電力を志向したドントケ判... [more] |
DC2018-73 pp.13-18 |
VLD |
2017-03-03 13:00 |
沖縄 |
沖縄県青年会館 |
エラートレラントアプリケーションのための論理回路の許容関数を用いた簡単化手法について ○岩崎真弥・市原英行・岩垣 剛・井上智生(広島市大) VLD2016-128 |
エラートレラントアプリケーションとは,画像処理や機械学習のように出力の多少の誤差が許容されているアプリケーションである.... [more] |
VLD2016-128 pp.145-150 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2014-11-26 16:40 |
大分 |
ビーコンプラザ(別府国際コンベンションセンター) |
エラートレラントアプリケーションのための論理合成におけるドントケア拡大について ○稲岡智哉・市原英行・岩垣 剛・井上智生(広島市大) VLD2014-89 DC2014-43 |
LSI システムが多少の誤り出力や性能低下を引き起こしても,システムの用途がこれらを許容できるとき,
このような用途を... [more] |
VLD2014-89 DC2014-43 pp.123-128 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2014-11-28 10:05 |
大分 |
ビーコンプラザ(別府国際コンベンションセンター) |
キャプチャ消費電力削減のためのテストポイント挿入法 ○高橋慶安・山崎紘史・細川利典(日大)・吉村正義(京都産大) VLD2014-99 DC2014-53 |
ディープサブミクロン時代の実速度スキャンテストにおいて,キャプチャ時の消費電力の増加が問題となっている.キャプチャ時の高... [more] |
VLD2014-99 DC2014-53 pp.185-190 |
DC |
2014-02-10 10:55 |
東京 |
機械振興会館 |
SATを用いた低キャプチャ電力指向ドントケア割当て法 ○高橋慶安・山崎紘史・細川利典(日大)・吉村正義(九大) DC2013-83 |
ディープサブミクロン時代の実速度スキャンテストにおいて,キャプチャ時の消費電力の増加が問題となっている.キャプチャ時の高... [more] |
DC2013-83 pp.25-30 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2012-11-28 16:00 |
福岡 |
九州大学百年講堂 |
ネットリストを用いたドントケアビット数の見積り手法に関する研究 ○宮瀬紘平・梶原誠司・温 暁青(九工大) VLD2012-104 DC2012-70 |
テストパターンの故障検出能力に加えて,テストデータ量削減,低消費電力,テスト品質向上などの新しい特性を与える場合,テスト... [more] |
VLD2012-104 DC2012-70 pp.261-266 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2012-11-28 16:25 |
福岡 |
九州大学百年講堂 |
テスト圧縮効率化のためのテスト生成法の一考察 ○楠山友紀乃・山崎達也・細川利典(日大)・吉村正義(九大)・山崎浩二(明大) VLD2012-105 DC2012-71 |
近年,VLSIの大規模化,複雑化にともない,テスト対象となる故障モデル数と故障数の増加により,テストパターン数が増大して... [more] |
VLD2012-105 DC2012-71 pp.267-272 |
DC |
2012-06-22 13:00 |
東京 |
機械振興会館 |
故障活性化率向上指向ドントケア割当て法の評価 ○若杉諒介・細川利典(日大)・吉村正義(九大) DC2012-9 |
従来,VLSIのテスト生成には単一縮退故障モデルや遷移故障モデルが広く用いられていている.しかしながら,近年VLSIの大... [more] |
DC2012-9 pp.1-6 |
DC |
2012-02-13 14:25 |
東京 |
機械振興会館 |
制御ポイント挿入による遷移故障テストパターン削減法 ○高橋明彦・細川利典(日大)・吉村正義(九大) DC2011-82 |
近年,VLSIの大規模化,複雑化にともない,回路内のゲート数が増加している.それにともない,テスト対象となる故障数が増加... [more] |
DC2011-82 pp.37-42 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2011-11-29 09:50 |
宮崎 |
ニューウェルシティ宮崎 |
BASTにおけるテストデータ量を削減するためのスキャンチェインの接続法 ○陳 贇・細川利典(日大)・吉村正義(九大) VLD2011-73 DC2011-49 |
LSIのテスト品質を維持しながら,テストデータ量を大幅に削減する手法の一つとして,組込み自己テストと自動テスト生成を組み... [more] |
VLD2011-73 DC2011-49 pp.127-132 |
DC |
2011-06-24 15:50 |
東京 |
機械振興会館 |
ケアビット分布制御ドントケア抽出 ~ キャプチャ消費電力削減への適用 ~ ○山崎紘史・細川利典(日大)・吉村正義(九大) DC2011-12 |
近年VLSI の大規模化,複雑化に伴い,テストパターン数の増大、故障モデルの多様化,テスト時の過剰な消費電力による誤テス... [more] |
DC2011-12 pp.23-28 |
VLD |
2011-03-02 15:55 |
沖縄 |
沖縄県男女共同参画センター |
準相補MOSを用いたデジタル回路の低消費電力化設計 ○曽和修一・金子峰雄(北陸先端大) VLD2010-122 |
モバイル機器の発達や,電子機器の高性能化などによる回路規模の増大により,LSI設計において,消費電力を考慮に入れた設計は... [more] |
VLD2010-122 pp.37-42 |
RECONF, VLD, CPSY (共催) IPSJ-SLDM (連催) [詳細] |
2011-01-17 13:50 |
神奈川 |
慶應義塾大学日吉キャンパス |
最大の可観測性ドントケア集合の抽出におけるCODCを用いた近似手法 ○髙田大河・松永裕介(九大) VLD2010-91 CPSY2010-46 RECONF2010-60 |
多段論理回路の論理最適化やソフトエラーに起因するパルスの伝搬解析において,可観測性ドントケア(ODC:Observabi... [more] |
VLD2010-91 CPSY2010-46 RECONF2010-60 pp.43-48 |
DC |
2010-06-25 15:15 |
東京 |
機械振興会館 |
ランダムパターンレジスタント故障検出用ドントケア抽出を用いたBASTアーキテクチャにおけるテストパターンマッチング法 ○陳 贇・細川利典(日大)・吉村正義(九大) DC2010-11 |
LSIのテスト品質を維持しながら,テストデータ量を大幅に削減する手法の一つとして,組込み自己テストと自動テスト生成を組み... [more] |
DC2010-11 pp.19-24 |