電子情報通信学会 研究会発表申込システム
研究会 開催プログラム
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップ  戻る   前のIPSJ-SLDM研究会 / 次のIPSJ-SLDM研究会 [HTML] / [HTML(simple)] / [TEXT]  [Japanese] / [English] 

1日目のセッション終了後に懇親会を開催いたしますので,お誘い合わせの上ご参加下さいますようお願いいたします.



システムLSI設計技術研究会(IPSJ-SLDM) [schedule] [select]

VLSI設計技術研究会(VLD) [schedule] [select]
専門委員長 浜村 博史
副委員長 石浦 菜岐佐
幹事 澁谷 利行, 越智 裕之

日時 2007年 5月10日(木) 13:30 - 17:00
2007年 5月11日(金) 09:30 - 15:00
議題 システム設計および一般 
会場名 京大会館 
住所 〒606-8305 京都市左京区吉田河原町15-9
交通案内 【新幹線の方】地下鉄烏丸線「丸太町駅」1番出口よりタクシー10分/【近県の方】京阪電車「丸太町駅」5番出口より徒歩10分
http://www.kyodaikaikan.jp/

5月10日(木) 午後  アーキテクチャ
座長: 浜口 清治 (大阪大)
13:30 - 14:45
(1) 13:30-13:55 マトリックス型超並列プロセッサにおける変数のメモリ割り当て最適化手法 ○小橋 晶・谷口一徹・坂主圭史・武内良典・今井正治(阪大)・中田 清(ルネサステクノロジ)
(2) 13:55-14:20 部分的なデータフォワーディング機構を持つプロセッサのための発見的命令スケジューリング手法 ○稗田拓路・田中浩明・坂主圭史・武内良典・今井正治(阪大)
(3) 14:20-14:45 ディジタル変調に向いた演算機能を持つリコンフィギャラブル・アーキテクチャ ○小林礼貴・谷口一徹・坂主圭史・武内良典・今井正治(阪大)
  14:45-14:55 休憩 ( 10分 )
5月10日(木) 午後  Cベース設計事例
座長: 石原 亨 (九州大)
14:55 - 15:45
(4) 14:55-15:20 SystemCを用いた動的再構成可能プロセッサのモデル開発 上田浩司・○北道淳司・黒田研一(会津大)
(5) 15:20-15:45 大語彙連続音声認識用出力確率計算回路アーキテクチャの一検討 ○橋本 丈・才辻 誠・神戸尚志(近畿大)
  15:45-16:00 休憩 ( 15分 )
5月10日(木) 午後  パネル討論
16:00 - 17:00
(6) 16:00-17:00 [パネル討論]高位合成を有効活用するか?活用をあきらめるか? ○福井正博(立命館大)・石浦菜岐佐(関西学院大)・泉 知論(立命館大)・山田晃久(シャープ)
5月11日(金) 午前  検証/最適化
09:30 - 10:45
(7) 09:30-09:55 Automatic Generation of a Verification Environment for Hardware Units
-- Application to a Bus Bridge Design --
○Rafael Kazumiti Morizawa・Hiroaki Iwashita・Koichiro Takayama(Fujitsu Labs.)
(8) 09:55-10:20 DAG カバリング問題の下限とそれを用いた厳密アルゴリズムについて ○松永裕介(九大)
(9) 10:20-10:45 離散遅延値を持つPDEを用いたクロックデスキュー手法 ○橋爪裕子・大谷直毅・高島康裕(北九州市大)・中村祐一(NEC)
  10:45-10:55 休憩 ( 10分 )
5月11日(金) 午前  算術演算回路
10:55 - 12:10
(10) 10:55-11:20 非同期単精度浮動小数点除算器の方式検討とFPGA実装 ○廣本正之・高橋温子・神山真一・越智裕之(京大)・中村行宏(立命館大)
(11) 11:20-11:45 楕円曲線暗号に適したGF(2m)上のSIMD型MSD乗算器の設計 ○奈良竜太・清水一範・小原俊逸・戸川 望・柳澤政生・大附辰夫(早大)
(12) 11:45-12:10 消費電力を考慮したprefix graph 合成手法について ○松永多苗子(早大)・松永裕介(九大)
  12:10-13:20 昼食 ( 70分 )
5月11日(金) 午後  微細化関連技術
13:20 - 15:00
(13) 13:20-13:45 A Flexible Power and Task Modeling for LSI Blocks ○Tatsuya Koyagi・Masahiro Fukui(Ritsumeikan Univ.)・Resve Saleh(Univ. of British Columbia)
(14) 13:45-14:10 統計的静的遅延解析による指定良品率を達成する最大遅延値見積もり手法 ○古屋宏基・小平行秀・高橋篤司(東工大)
(15) 14:10-14:35 ハイレベルフロアプランシステムにおける電源配線最適化手法の提案 ○林 孝之・川上善之・福井正博(立命館大)
(16) 14:35-15:00 ダミーフィルが配線の高周波特性に与える影響 ○土谷 亮・小野寺秀俊(京大)

問合先と今後の予定
IPSJ-SLDM システムLSI設計技術研究会(IPSJ-SLDM)   [今後の予定はこちら]
問合先  
VLD VLSI設計技術研究会(VLD)   [今後の予定はこちら]
問合先 澁谷 利行 (Shibuya Toshiyuki)
E--mail:bu
Tel.044-754-2663(直通) 7112-6084(内線) メール番号:研31
株式会社富士通研究所) ITコア研究所) CAD研究部 
お知らせ ◎最新情報は、VLD研究会ホームページをご覧下さい。
http://www.ieice.org/~vld/


Last modified: 2007-04-26 17:11:17


ご注意: 迷惑メール対策のためメールアドレスの一部の文字を置換しております.ご了承ください.

[この開催に関する講演論文リストをダウンロードする] ※ こちらのページの最下にあるダウンロードボタンを押してください
 
[研究会資料インデックス(vol. no.ごとの表紙と目次)]
 

[研究会発表・参加方法,FAQ] ※ ご一読ください
 

[VLD研究会のスケジュールに戻る]   /   [IPSJ-SLDM研究会のスケジュールに戻る]   /  
 
 トップ  戻る   前のIPSJ-SLDM研究会 / 次のIPSJ-SLDM研究会 [HTML] / [HTML(simple)] / [TEXT]  [Japanese] / [English] 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会