9月7日(金) 午後 13:00 - 16:10 |
(1) |
13:00-13:30 |
超低ノイズ・セリニテー電源を用いた高効率一段方式力率改善コンバーターの提案 |
○中川 伸(フィデリックス)・杉山雅彦・佐々 学(ナユタ)・二宮 保(九大) |
(2) |
13:30-14:00 |
ディジタルフィルタを用いたDC-DCコンバータの動作特性 |
○岡松昌志・黒川不二雄(長崎大) |
(3) |
14:00-14:30 |
磁性金属/ポリイミド複合材料厚膜を用いたプレーナパワーインダクタの試作 |
○清水勇人・柏木友喜・吉池政史・直江正幸・佐藤敏郎・三浦義正・山沢清人(信州大) |
|
14:30-14:40 |
休憩 ( 10分 ) |
(4) |
14:40-15:10 |
可飽和カレントトランスによる同期整流回路の設計手法 |
○西村勝彦(富士通アクセス)・長尾道彦(崇城大)・小林和雄(芝浦工大)・原田耕介(崇城大) |
(5) |
15:10-15:40 |
電圧帰還を施した固定周波数リプルレギュレータ |
○金子昌志・佐藤輝被・鍋島 隆・西嶋仁浩・中野忠夫(大分大) |
(6) |
15:40-16:10 |
通信線伝導雑音規格に対するスイッチング電源ノイズの影響に関する基礎検討 |
○久永光司・内堀 滋・宮本二郎・輿水克也(NECインフロンティア) |