9月26日(月) 午後 レイアウト設計 座長: 高島 康裕(北九州市大) 14:00 - 15:15 |
(1) |
14:00-14:25 |
A transistor-level symmetrical layout generation method for analog device |
○Bo Yang・Qing Dong・Jing Li・Shigetoshi Nakatake(Univ. of Kitakyushu) |
(2) |
14:25-14:50 |
CMOS Op-amp Circuit Synthesis with Geometric Programming Models for Layout-Dependent Effects |
○Yu Zhang・Gong Chen・Qing Dong・Jing Li・Bo Yang・Shigetoshi Nakatake(Univ. of Kitakyushu) |
(3) |
14:50-15:15 |
MSA: Mixed Stochastic Algorithm for Placement with Larger Solution Space |
○Yiqiang Sheng(Tokyo Inst. of Tech.)・Atsushi Takahashi(Osaka Univ.)・Shuichi Ueno(Tokyo Inst. of Tech.) |
|
15:15-15:30 |
休憩 ( 15分 ) |
9月26日(月) 午後 配置配線 座長: 中村祐一(NEC) 15:30 - 16:20 |
(4) |
15:30-15:55 |
Analytical Placement for Closed-Symmetrical Placement |
○Yasuhiro Takashima・Yusuke Oya(Univ. of Kitakyushu) |
(5) |
15:55-16:20 |
集合対間配線問題に関する一考察 |
○高橋篤司(阪大) |
|
16:20-16:35 |
休憩 ( 15分 ) |
9月26日(月) 午後 招待講演 座長: 宇佐美 公良(芝浦工大) 16:35 - 17:35 |
(6) |
16:35-17:35 |
[招待講演]絆:正当な配線と素直な配置 |
○梶谷洋司(北九州市大) |
9月27日(火) 午前 再構成回路 座長: 高橋 篤司(阪大) 09:20 - 10:35 |
(7) |
09:20-09:45 |
Network On Chipのリコンフィギュアブルレイアウト |
○中村祐一(NEC) |
(8) |
09:45-10:10 |
再構成可能デバイスMPLDの配置設計におけるネット単位ムーブ手法の検討と評価 |
○稲木雅人・中村政智・弘中哲夫(広島市大)・石黒 隆(太陽誘電) |
(9) |
10:10-10:35 |
FPGAを対象としたネットワークオンチップアーキテクチャの設計手法の提案 |
○方波見英基・齋藤 寛(会津大) |
|
10:35-10:45 |
休憩 ( 10分 ) |
9月27日(火) 午前 信頼性/プロセッサ/高位設計 座長: 中武繁寿(北九州市大) 10:45 - 12:00 |
(10) |
10:45-11:10 |
組み合わせ回路のソフトエラー耐性評価における近似手法の統計科学的な精度評価 |
○綾部秀紀・吉村正義・松永裕介(九大) |
(11) |
11:10-11:35 |
パイプライン化アレイプロセッサによるSmith-Watermanアルゴリズムの高速化 |
○田中飛鳥・石川 淑・宮崎敏明(会津大) |
(12) |
11:35-12:00 |
Multi-Domain Clock Skew Scheduling-Aware High-Level Synthesis |
○Keisuke Inoue・Mineo Kaneko(JAIST) |