お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催プログラム
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップ  戻る   前のVLD研究会 / 次のVLD研究会 [HTML] / [HTML(simple)] / [TEXT]  [Japanese] / [English] 

★VLSI設計技術研究会(VLD)
専門委員長 若林 一敏 (NEC)  副委員長 高橋 篤司 (東工大)
幹事 河野 一郎 (ルネサステクノロジ), 戸川 望 (早大)

日時 2008年 9月29日(月) 13:30~17:05
   2008年 9月30日(火) 10:00~15:25

会場 金沢商工会議所会館(〒920-8639 金沢市尾山町9番13号.JR金沢駅東口よりバス(7~10番乗場)にて約10分(南町バス停より徒歩2分).http://www.kanazawa-cci.or.jp/guidance/position.html.北陸先端科学技術大学院大学 情報科学研究科 金子峰雄.0761-51-1276)

議題 物理設計および一般

9月29日(月) 午後 招待講演1 (13:30~14:30)

(1) 13:30 - 14:30
[招待講演]エラー検出FFを用いたDVSにおけるShort Path PenaltyとOR-Tree Latencyの低減手法
○栗本昌憲・鈴木弘明(ルネサステクノロジ)・秋山 励・山中唯生・大熊晴之(ルネサスデザイン)・高田英裕・篠原尋史(ルネサステクノロジ)

−−− 休憩 ( 15分 ) −−−

9月29日(月) 午後 動的再構成プロセッサ設計 (14:45~15:35)

(2) 14:45 - 15:10
再構成型プロセッサFE-GAへのデータフローグラフマッピング手法
○本間雅行・田村 亮・戸川 望・柳澤政生・大附辰夫(早大)・佐藤真琴(日立)

(3) 15:10 - 15:35
ディジタルメディア向け動的再構成型プロセッサFE-GAへのFFTマッピングとその自動化手法
○田村 亮・本間雅行・戸川 望・柳澤政生・大附辰夫(早大)・佐藤真琴(日立)

−−− 休憩 ( 15分 ) −−−

9月29日(月) 午後 高位合成及び演算器設計 (15:50~17:05)

(4) 15:50 - 16:15
Schedulable Resouce Binding under Skew Optimization
○Takayuki Obata・Mineo Kaneko(JAIST)

(5) 16:15 - 16:40
Delay Variation-Aware Datapath Synthesis Based on Register Clustering
○Keisuke Inoue・Mineo Kaneko・Tsuyoshi Iwagaki(JAIST)

(6) 16:40 - 17:05
ビットレベル式変形によるセレクタ帰着型バタフライ演算器の設計と評価
○名村 健・戸川 望・柳澤政生・大附辰夫(早大)・外村元伸(大日本印刷)

9月30日(火) 午前 招待講演2 (10:00~11:00)

(7) 10:00 - 11:00
[招待講演]順序統計量のEDAへの応用とノンパラメトリック統計的タイミング解析
○今井正紀(半導体理工学研究センター/東工大)

−−− 休憩 ( 15分 ) −−−

9月30日(火) 午前 配置配線 (11:15~12:05)

(8) 11:15 - 11:40
重なりを考慮したStable-LSE法に基づく解析的配置手法
○船津直登・高島康裕(北九州市大)

(9) 11:40 - 12:05
最近傍ビア配置に基づく2層BGAパッケージ自動配線手法
○倉田芳明・富岡洋一・小平行秀・高橋篤司(東工大)

−−− 昼食 ( 85分 ) −−−

9月30日(火) 午後 再構成デバイス1 (13:30~14:20)

(10) 13:30 - 13:55
大規模光再構成型ゲートアレイにおける高速再構成試験
○中島真央・渡邊 実(静岡大)

(11) 13:55 - 14:20
高速ダイナミック光再構成型ゲートアレイVLSI
○加藤進一・渡邊 実(静岡大)

−−− 休憩 ( 15分 ) −−−

9月30日(火) 午後 再構成デバイス2 (14:35~15:25)

(12) 14:35 - 15:00
PAL-SLMを用いたプログラマブルなマルチコンテキスト光再構成型ゲートアレイ
○久保田慎也・渡邊 実(静岡大)

(13) 15:00 - 15:25
可変線形トランスコンダクタンスOTA
○池本真樹・範 公可(電通大)


◎1日目のセッション終了後に懇親会を開催いたしますので,お誘い合わせの上ご参加下さいますようお願いいたします.


☆VLD研究会今後の予定 [ ]内発表申込締切日

11月17日(月)~19日(水) 北九州学術研究都市 [9月11日(木)] テーマ:デザインガイア2008 ―VLSI設計の新しい大地―
2009年1月29日(木)~30日(金) 慶応義塾大学(日吉) [11月7日(金)] テーマ:FPGA応用および一般
2009年3月11日(水)~13日(金) 沖縄県男女共同参画センター [1月14日(水)] テーマ:システムオンシリコンを支える設計技術

【問合先】
河野 一郎 (ルネサステクノロジ)
E-mail: his
TEL: 042-312-5873

◎VLD研究会ホームページもご覧下さい.
http://www.ieice.org/~vld/


Last modified: 2008-07-18 20:05:32


ご注意: 迷惑メール対策のためメールアドレスの一部の文字を置換しております.ご了承ください.

[この開催に関する講演論文リストをダウンロードする] ※ こちらのページの最下にあるダウンロードボタンを押してください
 
[研究会資料インデックス(vol. no.ごとの表紙と目次)]
 

[研究会発表・参加方法,FAQ] ※ ご一読ください
 

[VLD研究会のスケジュールに戻る]   /  
 
 トップ  戻る   前のVLD研究会 / 次のVLD研究会 [HTML] / [HTML(simple)] / [TEXT]  [Japanese] / [English] 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会