電子情報通信学会 研究会発表申込システム
研究会 開催プログラム
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップ  戻る   前のVLD研究会 / 次のVLD研究会 [HTML] / [HTML(simple)] / [TEXT]  [Japanese] / [English] 


VLSI設計技術研究会(VLD) [schedule] [select]
専門委員長 浜村 博史
副委員長 石浦 菜岐佐
幹事 澁谷 利行, 越智 裕之

コンピュータシステム研究会(CPSY) [schedule] [select]
専門委員長 馬場 敬信
副委員長 梶原 信樹, 末吉 敏則
幹事 緑川 博子, 安里 彰
幹事補佐 横田 隆史

リコンフィギャラブルシステム研究会(RECONF) [schedule] [select]
専門委員長 末吉 敏則
副委員長 名古屋 彰, 佐藤 友美
幹事 弘中 哲夫, 柴田 裕一郎
幹事補佐 飯田 全広

システムLSI設計技術研究会(IPSJ-SLDM) [schedule] [select]

日時 2007年 1月17日(水) 13:15 - 17:40
2007年 1月18日(木) 09:45 - 16:10
議題 FPGAとその応用および一般 
会場名 慶應義塾大学 日吉キャンパス来往舎2階 大会議室 
交通案内 東急 東横線日吉駅 下車徒歩2分
http://www.keio.ac.jp/access/hiyoshi.html
会場世話人
連絡先
慶應義塾大学理工学部情報工学科 天野英晴
045-560-1063
お知らせ ◎17日研究会終了後,懇親会を予定していますので御参加ください.

1月17日(水) 午後 
座長: 天野英晴 (慶大)
13:15 - 14:30
(1) 13:15-13:40 聴覚前処理部の回路化 ○宇佐美裕也・荒井英彦・曹 越・高橋一志・長野利隆・関根優年(東京農工大)
(2) 13:40-14:05 レイトレーシング専用コンピューティングシステムRAPLASのFPGAによる実装 ○財津大地・帰山芳行・鈴木健一・江川隆輔(東北大)・大庭信之(日本IBM)・中村維男(東北大)
(3) 14:05-14:30 hw/sw複合体を用いた顔検出 ○横川昌俊・須藤一郎・湯野智己・関根優年(東京農工大)
  14:30-14:50 休憩 ( 20分 )
1月17日(水) 午後 
座長: 浜口清治 (阪大)
14:50 - 15:40
(4) 14:50-15:15 SD数剰余加算を用いた剰余除算回路の構成 ○賈 鵬・魏 書剛(群馬大)
(5) 15:15-15:40 楕円曲線暗号向けGF(2^m)上のDigit-Serial乗算器の設計 ○奈良竜太・小原俊逸・清水一範・戸川 望・池永 剛・柳澤政生・後藤 敏・大附辰夫(早大)
  15:40-16:00 休憩 ( 20分 )
1月17日(水) 午後 
座長: 梶原信樹 (NEC)
16:00 - 17:40
(6) 16:00-16:25 LSIフロアプランニングに対する遺伝的アルゴリズムとタブー探索に基づく並列アルゴリズムとそのPCクラスタ上での実現 ○島津尊是・若林真一・永山 忍(広島市大)
(7) 16:25-16:50 2次割当問題に対するタブー探索法に基づくFPGAを用いたハードウェア解法 ○木村義洋・若林真一・永山 忍(広島市大)
(8) 16:50-17:15 PLC命令列を論理回路に変換するツールの実装と評価 ○秋中昌訓・市川周一(豊橋技科大)
(9) 17:15-17:40 FPGA用テクノロジマッピングにおける効率的なカット列挙手法について ○松永裕介(九大)
  - 懇親会(18:00~20:00)於ファカルティーラウンジ
1月18日(木) 午前 
座長: 松永裕介 (九大)
09:45 - 11:50
(10) 09:45-10:10 準ブール充足可能性判定によるクラスタ型VLIW DSPの最適コードスケジューリング ○小林 涼・益井勇気・石浦菜岐佐(関西学院大)
(11) 10:10-10:35 Cコンパイラ用テストスイートおよびその生成ツールtestgen ○内山裕貴(関西学院大)・引地信之(SRA)・石浦菜岐佐・永松祐二(関西学院大)
(12) 10:35-11:00 教育用マイコンCOMET IIのCコンパイラの開発 ○松田 健・佐藤 暁・森 健介・堤 利幸(明大)
(13) 11:00-11:25 XMLをベースとしたCDFGマニピュレーションフレームワーク: CoDaMa ○小原俊逸・史 又華・戸川 望・柳澤政生・大附辰夫(早大)
(14) 11:25-11:50 即時通信を行うハードウェアのサイクル精度動作記述モジュール群に対するモデル検査の一手法 ○藤田裕久・濱田雅彦・谷本匡亮・中田明夫・東野輝夫(阪大)
  11:50-13:00 昼食 ( 70分 )
1月18日(木) 午後 
座長: 名古屋彰 (岡山大)
13:00 - 14:40
(15) 13:00-13:25 増殖による回路の構成方法 ○矢野智史・樋口隼人・永本太一・柴田裕一郎・小栗 清(長崎大)
(16) 13:25-13:50 SoC埋め込み型プログラマブルロジックePLXの設計アーキテクチャの検討と回路マッピングの評価 ○菱田智雄・石橋宏太・木村 峻・奥野直樹・松本光崇(立命館大)・中野裕文・岩男剛宜・奥野義弘・有本和民(ルネサステクノロジ)・泉 知論・藤野 毅(立命館大)
(17) 13:50-14:15 動的リコンフィギャラブルプロセッサMuCCRAの実装 ○中村拓郎・長谷川揚平・堤 聡・松谷宏紀・Vasutan Tunbunheng・Adepu Parimala・西村 隆・加東 勝・斎藤正太郎・佐野 徹・関 直臣・平井啓一郎・毛 凱毅・天野英晴(慶大)
(18) 14:15-14:40 マルチキャストコンフィギュレーションのスケジューリングアルゴリズム ○堤 聡・Vasutan Tunbunheng・長谷川揚平・松谷宏紀・Adepu Parimala・中村拓郎・西村 隆・佐野 徹・加東 勝・斉藤正太郎・関 直臣・平井啓一郎・毛 凱毅・天野英晴(慶大)
  14:40-14:55 休憩 ( 15分 )
1月18日(木) 午後 
座長: 柴田裕一郎 (長崎大)
14:55 - 16:10
(19) 14:55-15:20 動的再構成システムにおけるFPGA部分再構成技術の適用と評価 ○清田享伸・八並泰一郎・木佐貫 健・吉廣秀章・久我守弘・末吉敏則(熊本大)
(20) 15:20-15:45 FPGAの自己動的再構成を利用したシステムの設計と開発 ○堀 洋平(産総研)・横山浩之(KDDI研)・坂根広史・戸田賢二(産総研)
(21) 15:45-16:10 動的再構成型ハードウェアにおける効率の良い状態切替方式に関する検討 ○米田雅春・福士 将・堀口 進(東北大)

問合先と今後の予定
VLD VLSI設計技術研究会(VLD)   [今後の予定はこちら]
問合先 澁谷 利行 (Shibuya Toshiyuki)
E--mail:bu
Tel.044-754-2663(直通) 7112-6084(内線) メール番号:研31
株式会社富士通研究所) ITコア研究所) CAD研究部 
お知らせ ◎最新情報は、VLD研究会ホームページをご覧下さい。
http://www.ieice.org/~vld/
CPSY コンピュータシステム研究会(CPSY)   [今後の予定はこちら]
問合先 横田隆史(宇都宮大)
TEL 028-689-6290, FAX 028-689-6290
E--mail: isu-u 
RECONF リコンフィギャラブルシステム研究会(RECONF)   [今後の予定はこちら]
問合先 熊本大学工学部数理情報システム工学科
飯田 全広
E--mail: ii-u
TEL: 096-342-3649 FAX: 096-342-3649 
IPSJ-SLDM システムLSI設計技術研究会(IPSJ-SLDM)   [今後の予定はこちら]
問合先  


Last modified: 2007-01-11 00:12:09


ご注意: 迷惑メール対策のためメールアドレスの一部の文字を置換しております.ご了承ください.

[この開催に関する講演論文リストをダウンロードする] ※ こちらのページの最下にあるダウンロードボタンを押してください
 
[研究会資料インデックス(vol. no.ごとの表紙と目次)]
 

[研究会発表・参加方法,FAQ] ※ ご一読ください
 

[VLD研究会のスケジュールに戻る]   /   [CPSY研究会のスケジュールに戻る]   /   [RECONF研究会のスケジュールに戻る]   /   [IPSJ-SLDM研究会のスケジュールに戻る]   /  
 
 トップ  戻る   前のVLD研究会 / 次のVLD研究会 [HTML] / [HTML(simple)] / [TEXT]  [Japanese] / [English] 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会