お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 75件中 21~40件目 [前ページ]  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2014-11-26
16:40
大分 ビーコンプラザ(別府国際コンベンションセンター) 2つの浮動小数点積和演算器を用いた複素数乗算器
高田雄平高木直史高木一義京大CPSY2014-76
複素数演算は科学技術計算や信号処理などの分野で広く使用される.
浮動小数点複素数乗算は高速フーリエ変換(FFT)におい... [more]
CPSY2014-76
pp.25-29
COMP 2014-09-02
11:30
愛知 豊橋技術科学大学 行列多項式I+A+A^2+...+A^{N-1}の計算における乗算回数について
松本耕太朗高木直史高木一義京大COMP2014-18
 [more] COMP2014-18
pp.23-27
SCE 2014-07-23
10:10
東京 機械振興会館 4ビット並列ビットスライスALUの設計と評価
高田賢介田中雅光藤巻 朗名大)・唐 光明高木一義高木直史京大SCE2014-25
 [more] SCE2014-25
pp.7-12
DC 2014-06-20
15:35
東京 機械振興会館 部分二重化を用いた微小誤りを許容するオンライン誤り検出可能な浮動小数点乗算器
鬼頭信貴中京大)・秋元一志高木直史京大DC2014-15
本稿では数値的に小さな誤りを許容するオンライン誤り検出可能な浮動小数点乗算器を提案する.
提案乗算器では浮動小数点乗算... [more]
DC2014-15
pp.33-38
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2013-11-27
10:00
鹿児島 鹿児島県文化センター IEEE754標準丸めに対応した斜辺計算のためのVLSIアルゴリズム
矢高裕之高木直史京大VLD2013-61 DC2013-27
斜辺計算(2次元ユークリッドノルム計算)は,コンピュータグラフィックスや科学技術計算における浮動小数点演算でしばしば現れ... [more] VLD2013-61 DC2013-27
pp.1-6
CPSY, DC
(共催)
IPSJ-SLDM, IPSJ-EMB
(共催)
(連催) [詳細]
2013-03-14
15:30
長崎 対馬市交流センター 会議室 浮動小数点演算器アレイの構成のための評価環境
伊藤勇也高瀬英希高木一義高木直史京大CPSY2012-94 DC2012-100
アレイ状に配置した浮動小数点演算器を接続することで構成される浮動小数点演算器アレイは,科学技術計算などにおける膨大な演算... [more] CPSY2012-94 DC2012-100
pp.253-258
CPSY, DC
(共催)
IPSJ-SLDM, IPSJ-EMB
(共催)
(連催) [詳細]
2013-03-14
15:05
長崎 対馬市交流センター 会議室 桁上げビットの二重化によるセルフチェッキング桁上げ先見加算器
三苫晃弘京大)・鬼頭信貴中京大)・高木直史京大CPSY2012-98 DC2012-104
本稿では,回路内の単一縮退故障による誤りを検出する,セルフチェッキング桁上げ先見加算器を提案する.提案する加算器は,桁上... [more] CPSY2012-98 DC2012-104
pp.277-282
CPSY, DC
(共催)
IPSJ-SLDM, IPSJ-EMB
(共催)
(連催) [詳細]
2013-03-14
15:30
長崎 対馬市交流センター 会議室 部分二重化を用いたオンライン誤り検出可能な乗算器
秋元一志京大)・鬼頭信貴中京大)・高木直史京大CPSY2012-99 DC2012-105
故障の影響による数値の誤差が小さいオンライン誤り検出可能な乗算器の構成を提案する.提案する乗算器は,演算のための乗算器と... [more] CPSY2012-99 DC2012-105
pp.283-287
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2012-11-27
10:30
福岡 九州大学百年講堂 高位合成における繰り返し回数未決定ループに対する投機実行手法
荒木達真高瀬英希高木一義高木直史京大VLD2012-76 DC2012-42
 [more] VLD2012-76 DC2012-42
pp.99-104
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2012-11-28
16:50
福岡 九州大学百年講堂 桁上げ生成二重化によるフォールトセキュアな並列プレフィックス加算器の構成法
鬼頭信貴中京大)・高木直史京大VLD2012-106 DC2012-72
本稿では,様々な構造のプレフィックス加算器を構成可能な,フォールトセキュアなプレフィックス加算器の構成法を示す.
本手... [more]
VLD2012-106 DC2012-72
pp.273-278
SCE 2012-07-19
11:10
東京 機械振興会館地下3階1号室 SFQ回路を用いたビットスライス浮動小数点加算器
大桃由紀雄成瀬遥平京大)・鬼頭信貴中京大)・高木直史高木一義京大SCE2012-11
単一磁束量子(SFQ)回路は低消費電力性,高速動作性に優れる.
現在,高性能コンピュータ用のSFQによる実現に適した演... [more]
SCE2012-11
pp.13-17
SCE 2012-07-19
11:35
東京 機械振興会館地下3階1号室 SFQ回路を用いた2ビット・ビットスライス半精度浮動小数点乗算器の設計
成瀬遥平京大)・鬼頭信貴中京大)・高木直史京大SCE2012-12
単一磁束量子(SFQ)回路は,低消費電力性,高速性に優れ,次世代デバイスとして実用化されることが期待されている.
SF... [more]
SCE2012-12
pp.19-23
VLD 2012-03-06
15:30
大分 ビーコンプラザ 高位合成における潜在的並列性を利用した投機実行に基づくCDFG変換
大野真司名大)・高木一義高木直史京大VLD2011-129
近年,回路の設計生産性危機の問題に対応するために,従来より高い抽象度をもった高位言語を用いて回路を記述する,高位設計の手... [more] VLD2011-129
pp.55-60
VLD 2012-03-07
10:45
大分 ビーコンプラザ 単一磁束量子回路の設計検証のための時刻付き論理式の等価性判定手法
川口隆広名大)・高木一義高木直史京大VLD2011-135
本研究では、単一磁束量子回路を時刻付き論理式で表現して等価性判定を行うことで、回路の状態数を削
減して機能検証を行う手... [more]
VLD2011-135
pp.91-96
SCE 2011-10-12
15:40
東京 機械振興会館 大規模SFQ回路のためのNb多層アドバンストプロセスの開発
永沢秀一日野出憲治佐藤哲朗日高睦夫超電導工学研)・藤巻 朗赤池宏之名大)・吉川信行横浜国大)・高木一義高木直史京大SCE2011-18
大規模SFQ回路の開発を目的として、臨界電流密度10kA/cm2のNb多層アドバンストプロセス(ADP)を開発し、そのプ... [more] SCE2011-18
pp.37-42
SCE 2011-07-13
15:40
東京 機械振興会館 SFQ回路を用いた高スループットなビットスライス乗算器
成瀬遥平鬼頭信貴高木直史京大SCE2011-9
単一磁束量子(SFQ)回路は,低消費電力性,高速性に優れ,次世代デバイスとして実用化されることが期待されている.SFQ回... [more] SCE2011-9
pp.47-52
CPSY, DC
(共催)
IPSJ-SLDM, IPSJ-EMB
(併催)
(連催) [詳細]
2011-03-18
10:55
沖縄 宮古島マリンターミナル(まりんぴあ宮古) 単一磁束量子論理回路のためのタイミング故障のモデル化とテスト手法の検討
鬼頭信貴京大)・高木一義名大)・高木直史京大CPSY2010-74 DC2010-73
単一磁束量子回路(SFQ回路)は超伝導体を用いた超高速な回路であり,
現在,SFQ回路を用いたスーパーコンピュータ構築... [more]
CPSY2010-74 DC2010-73
pp.51-56
CPSY, DC
(共催)
IPSJ-SLDM, IPSJ-EMB
(併催)
(連催) [詳細]
2011-03-18
11:20
沖縄 宮古島マリンターミナル(まりんぴあ宮古) 遅延制約下におけるテスト容易な並列加算器の設計手法
藤井真一名大)・高木直史京大CPSY2010-75 DC2010-74
近年,VLSI設計技術及び製造技術の発展により,VSLIチップ上に集積される回路が大規模化し,それに伴いテスト(故障検査... [more] CPSY2010-75 DC2010-74
pp.57-62
VLD 2011-03-04
10:00
沖縄 沖縄県男女共同参画センター 多層配線単一磁束量子回路のための遅延余裕割り当てに基づく配線順序を考慮した配線手法
竹島将太高木一義田中雅光名大)・高木直史京大VLD2010-137
 [more] VLD2010-137
pp.123-128
VLD 2011-03-04
14:00
沖縄 沖縄県男女共同参画センター 二段階検証による順序回路の限定モデル検査の高速化手法
尾野紀博中村一博高木一義名大)・高木直史京大VLD2010-143
 [more] VLD2010-143
pp.159-164
 75件中 21~40件目 [前ページ]  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会