電子情報通信学会技術研究報告

Print edition: ISSN 0913-5685      Online edition: ISSN 2432-6380

Volume 108, Number 224

VLSI設計技術

開催日 2008-09-29 - 2008-09-30 / 発行日 2008-09-22

[PREV] [NEXT]

[TOP] | [2006] | [2007] | [2008] | [2009] | [2010] | [2011] | [2012] | [Japanese] / [English]

[PROGRAM] [BULK PDF DOWNLOAD]


目次

VLD2008-47
[招待講演]エラー検出FFを用いたDVSにおけるShort Path PenaltyとOR-Tree Latencyの低減手法
○栗本昌憲・鈴木弘明(ルネサステクノロジ)・秋山 励・山中唯生・大熊晴之(ルネサスデザイン)・高田英裕・篠原尋史(ルネサステクノロジ)
pp. 1 - 6

VLD2008-48
再構成型プロセッサFE-GAへのデータフローグラフマッピング手法
○本間雅行・田村 亮・戸川 望・柳澤政生・大附辰夫(早大)・佐藤真琴(日立)
pp. 7 - 12

VLD2008-49
ディジタルメディア向け動的再構成型プロセッサFE-GAへのFFTマッピングとその自動化手法
○田村 亮・本間雅行・戸川 望・柳澤政生・大附辰夫(早大)・佐藤真琴(日立)
pp. 13 - 18

VLD2008-50
Schedulable Resouce Binding under Skew Optimization
○Takayuki Obata・Mineo Kaneko(JAIST)
pp. 19 - 24

VLD2008-51
Delay Variation-Aware Datapath Synthesis Based on Register Clustering
○Keisuke Inoue・Mineo Kaneko・Tsuyoshi Iwagaki(JAIST)
pp. 25 - 30

VLD2008-52
ビットレベル式変形によるセレクタ帰着型バタフライ演算器の設計と評価
○名村 健・戸川 望・柳澤政生・大附辰夫(早大)・外村元伸(大日本印刷)
pp. 31 - 36

VLD2008-53
[招待講演]順序統計量のEDAへの応用とノンパラメトリック統計的タイミング解析
○今井正紀(半導体理工学研究センター/東工大)
pp. 37 - 42

VLD2008-54
重なりを考慮したStable-LSE法に基づく解析的配置手法
○船津直登・高島康裕(北九州市大)
pp. 43 - 48

VLD2008-55
最近傍ビア配置に基づく2層BGAパッケージ自動配線手法
○倉田芳明・富岡洋一・小平行秀・高橋篤司(東工大)
pp. 49 - 54

VLD2008-56
大規模光再構成型ゲートアレイにおける高速再構成試験
○中島真央・渡邊 実(静岡大)
pp. 55 - 60

VLD2008-57
高速ダイナミック光再構成型ゲートアレイVLSI
○加藤進一・渡邊 実(静岡大)
pp. 61 - 66

VLD2008-58
PAL-SLMを用いたプログラマブルなマルチコンテキスト光再構成型ゲートアレイ
○久保田慎也・渡邊 実(静岡大)
pp. 67 - 70

VLD2008-59
可変線形トランスコンダクタンスOTA
○池本真樹・範 公可(電通大)
pp. 71 - 74

今後、次の点を修正する予定です。(1)欠けている表紙画像・奥付画像を補完いたします。(2)欠けている発行日の情報を補完いたします。

注: 本技術報告は査読を経ていない技術報告であり,推敲を加えられていずれかの場に発表されることがあります.


IEICE / 電子情報通信学会