講演名 2015-01-26
スパイク列フィルタとして動作するスパイキングカオス振動子回路
山口 正登志, 上ノ原 誠二, 森江 隆,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) スパイク列のフィルタとして動作するスパイキングカオス振動子モデルを実行するCMOS回路を提案する.このモデルは一定角周波数で振動する位相振動子で,所定の位相になったタイミングでスパイクパルスを出力するとともに,スパイク入力のタイミングで位相状態を所定の非線形関数にしたがって変換する.このモデルは,入力スパイクの周波数が分岐パラメータになっており,これを変えることでスパイク列を出力しない場合も含め,様々なスパイク列を出力することができる.特定の周波数の入力スパイク列に対してスパイクを出力しないなどの特性は,スパイク列フィルタとして機能することを意味する.このモデルを実行する提案回路は定電流源で充電するキャパシタに蓄積される電荷量により位相状態値を表現し,CMOSトランジスタの非線形特性を利用して非線形変換を実現する.提案回路を標準CMOS集積回路技術により設計・試作し,スパイク列フィルタとしての特性を試作回路の測定により評価し,動作を確認した結果を示す.
抄録(英) We propose a CMOS circuit that implements a chaotic spiking oscillator model, which acts as a filter of spike trains. This model is a phase oscillator that outputs a spike pulse at the timing with a predefined phase value, and transforms its phase value with a nonlinear transformation function at the timing of spike inputs. This model uses the input-spike interval as a bifurcation parameter, and outputs various spike-train patterns including non-output states. The proposed circuit for this model expresses the phase state value by charges stored at a capacitor charged up with a constant current source. We have designed and fabricated the proposed circuit using a standard CMOS integrated circuit technology, and have evaluated the fabricated circuit as a spike-train filter. We show the measurement results for verifying the circuit operation.
キーワード(和) パルス結合位相振動子 / スパイク列フィルタ / 非線形変換 / CMOS集積回路
キーワード(英) pulse-coupled phase oscillator / spike-train filter / nonlinear transform / CMOS integrated circuit
資料番号 NLP2014-126
発行日

研究会情報
研究会 NLP
開催期間 2015/1/19(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Nonlinear Problems (NLP)
本文の言語 JPN
タイトル(和) スパイク列フィルタとして動作するスパイキングカオス振動子回路
サブタイトル(和)
タイトル(英) A chaotic spiking oscillator circuit that acts as a filter of spike trains
サブタイトル(和)
キーワード(1)(和/英) パルス結合位相振動子 / pulse-coupled phase oscillator
キーワード(2)(和/英) スパイク列フィルタ / spike-train filter
キーワード(3)(和/英) 非線形変換 / nonlinear transform
キーワード(4)(和/英) CMOS集積回路 / CMOS integrated circuit
第 1 著者 氏名(和/英) 山口 正登志 / Masatoshi YAMAGUCHI
第 1 著者 所属(和/英) 九州工業大学大学院生命体工学研究科
Graduate School of Life Science and Systems Engineering, Kyushu Institute of Technology
第 2 著者 氏名(和/英) 上ノ原 誠二 / Seiji UENOHARA
第 2 著者 所属(和/英) 九州工業大学大学院生命体工学研究科
Graduate School of Life Science and Systems Engineering, Kyushu Institute of Technology
第 3 著者 氏名(和/英) 森江 隆 / Takashi MORIE
第 3 著者 所属(和/英) 九州工業大学大学院生命体工学研究科
Graduate School of Life Science and Systems Engineering, Kyushu Institute of Technology
発表年月日 2015-01-26
資料番号 NLP2014-126
巻番号(vol) vol.114
号番号(no) 414
ページ範囲 pp.-
ページ数 6
発行日