講演名 2014-10-16
大規模RLC回路の解析における行列分割手法と回路分割手法の比較
丹治 裕一,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 非線形端末を有する大規模RLC回路の解析に、行列、回路分割手法の適用を行う。試作シミュレータによって、精度、演算効率を評価した結果を示す。
抄録(英) Fast simulation techniques of large scale RLC networks with nonlinear devices are presented. When scale of nonlinear part in a circuit is much less than the linear part, matrix or circuit partitioning approach is known to be efficient. In this paper, these partitioning techniques are used for the conventional transient analysis using an implicit numerical integration and the circuit-based FDTD method, whose efficiency and accuracy are evaluated.
キーワード(和) SPICE / インダクタンス / キャパシタンス / シグナル/パワーインテグリテイ / FDTD
キーワード(英) SPICE / Inductance / Capacitance / Signal/Power Integrity / FDTD
資料番号 CAS2014-55,NLP2014-49
発行日

研究会情報
研究会 NLP
開催期間 2014/10/9(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Nonlinear Problems (NLP)
本文の言語 ENG
タイトル(和) 大規模RLC回路の解析における行列分割手法と回路分割手法の比較
サブタイトル(和)
タイトル(英) Comparison of Matrix and Circuit Partitioning Approaches for Analysis of Large Scale RLC Circuits
サブタイトル(和)
キーワード(1)(和/英) SPICE / SPICE
キーワード(2)(和/英) インダクタンス / Inductance
キーワード(3)(和/英) キャパシタンス / Capacitance
キーワード(4)(和/英) シグナル/パワーインテグリテイ / Signal/Power Integrity
キーワード(5)(和/英) FDTD / FDTD
第 1 著者 氏名(和/英) 丹治 裕一 / Yuichi TANJI
第 1 著者 所属(和/英) 香川大学工学部電子・情報工学科
Dept. of Electronics and Information Engineering, Kagawa University
発表年月日 2014-10-16
資料番号 CAS2014-55,NLP2014-49
巻番号(vol) vol.114
号番号(no) 250
ページ範囲 pp.-
ページ数 6
発行日