講演名 2014-09-19
PEACH2への演算機構の実装とその性能評価
久原 拓也, 宮島 敬明, 塙 敏博, 天野 英晴,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) PEACH2(PCI-Express Adaptive Communication Hub 2)は,異なったノードに接続されたアクセラレータ間のデータ交換を,PCIeで直接行うことにより,低遅延,高バンド幅のネットワークを実現するスイッチである.PEACH2は,Altera社の大規模なFPGAであるStratix VIを用いて実装されており,その余剰ロジックを用いて演算機構を実装することで,アプリケーションの高速化を行うことが可能である.本研究では,PEACH上に演算機構を実装し,その性能評価を行なった.演算機構として,簡易なリダクションモジュールを実装し,PEACH2上のAvalon-MMバスに対して接続した.性能評価では,GPU上のデータをPEACH2で演算した際の実行時間とCPUで演算した際の実行時間を比較した.その結果小さなデータサイズでの転送において,CPU実行に対して最大45倍の性能を得られた.
抄録(英) PCI-Express Adaptive Communication Hub 2 (PEACH2) is ultra-low latency high bandwidth switch for connecting multiple nodes of heterogeneous cluster by using the PCIe directly. PEACH2 is implemented on Altera's Stratix IV, a large-scale FPGA, and its extra logic can be used to implement hardware computational modules for further acceleration. In this paper, we implemented computational modules on PEACH2, and evaluated with a simple reduction module attached to Avalon-MM bus. Execution time of reduction of GPU data with the computational module in PEACH2 was compared with the case when the host CPU was used. As a result, when the data size is small, reduction in PEACH2 acheived up to 45 times performance improvement.
キーワード(和) FPGA / GPU / HA-PACS / PEACH2 / クラスタ
キーワード(英) FPGA / GPU / HA-PACS / PEACH2 / Cluster
資料番号 RECONF2014-28
発行日

研究会情報
研究会 RECONF
開催期間 2014/9/11(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Reconfigurable Systems (RECONF)
本文の言語 JPN
タイトル(和) PEACH2への演算機構の実装とその性能評価
サブタイトル(和)
タイトル(英) Evaluation and Implementation of the Calculation Feature to PEACH2
サブタイトル(和)
キーワード(1)(和/英) FPGA / FPGA
キーワード(2)(和/英) GPU / GPU
キーワード(3)(和/英) HA-PACS / HA-PACS
キーワード(4)(和/英) PEACH2 / PEACH2
キーワード(5)(和/英) クラスタ / Cluster
第 1 著者 氏名(和/英) 久原 拓也 / Takuya KUHARA
第 1 著者 所属(和/英) 慶應義塾大学大学院理工学研究科
Graduate School of Science and Technology, Keio University
第 2 著者 氏名(和/英) 宮島 敬明 / Takaaki MIYAJIMA
第 2 著者 所属(和/英) 慶應義塾大学大学院理工学研究科
Graduate School of Science and Technology, Keio University
第 3 著者 氏名(和/英) 塙 敏博 / Toshihiro HANAWA
第 3 著者 所属(和/英) 東京大学情報基盤センター
Supercomputing Division, Information Technology Center, The University of Tokyo
第 4 著者 氏名(和/英) 天野 英晴 / Hideharu AMANO
第 4 著者 所属(和/英) 慶應義塾大学大学院理工学研究科
Graduate School of Science and Technology, Keio University
発表年月日 2014-09-19
資料番号 RECONF2014-28
巻番号(vol) vol.114
号番号(no) 223
ページ範囲 pp.-
ページ数 6
発行日