講演名 2014-09-18
SOTBトランジスタを用いた2つ目のFlex Power FPGAチップについて
小池 汎平, 馬 超, 日置 雅和, 小笠原 泰弘, 堤 利幸, 中川 格, 関川 敏弘,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) Flex Power FPGAは、ボディバイアスを利用して、FPGAの各回路ブロックのしきい値電圧をプログラムすることが可能である。FPGAにマッピングされた回路のクリティカルパスのみをLow-Vtにプログラムすることによって、動作速度を落とさずに、FPGAにおいて深刻な問題となっている静的消費電力を大幅に削減することが可能である。前回、SOTB(Silicon On Thin BOX)トランジスタ用いた最初のFPGAチップについて、1/50の静的消費電力削減を実証したこと報告したが、今回、新たに設計した2つ目のチップでは、設計効率とポータビリティを高めた新しい設計フローで設計できるようになった。また、電源電圧を0.4Vまで下げてのエネルギー効率の高い動作が可能となった。本稿ではこれらについて報告する。
抄録(英) Flex Power FPGA was able to utilize a programmable threshold voltage to each circuit block of the FPGA by using the body bias. Low-Vt assigned only to the critical path of the circuits mapped on the FPGA. Thus, static power consumption that has become one of the most serious issues in the FPGA can be greatly reduced. SOTB (Silicon On Thin BOX) that allows wide-ranged back-bias control was appropriate for Flex Power FPGA. We have reported 1/50 static power reduction by the first SOTB Flex Power FPGA test chip previously. This time, we will report the second SOTB Flex Power FPGA test chip, which was designed using our new efficient and portable design flow, and also enables energy efficient 0.4V operation.
キーワード(和) SOTB / FPGA / スタティックパワー / 電力削減
キーワード(英) SOTB / FPGA / Static power reduction
資料番号 RECONF2014-24
発行日

研究会情報
研究会 RECONF
開催期間 2014/9/11(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Reconfigurable Systems (RECONF)
本文の言語 JPN
タイトル(和) SOTBトランジスタを用いた2つ目のFlex Power FPGAチップについて
サブタイトル(和)
タイトル(英) On The Second Flex Power FPGA chip with SOTB transistors
サブタイトル(和)
キーワード(1)(和/英) SOTB / SOTB
キーワード(2)(和/英) FPGA / FPGA
キーワード(3)(和/英) スタティックパワー / Static power reduction
キーワード(4)(和/英) 電力削減
第 1 著者 氏名(和/英) 小池 汎平 / Hanpei KOIKE
第 1 著者 所属(和/英) 独立行政法人産業技術総合研究所
National Institute of Advanced Industrial Science and Technology (AIST)
第 2 著者 氏名(和/英) 馬 超 / Chao MA
第 2 著者 所属(和/英) 明治大学大学院理工学研究科
Meiji University
第 3 著者 氏名(和/英) 日置 雅和 / Masakazu HIOKI
第 3 著者 所属(和/英) 独立行政法人産業技術総合研究所
National Institute of Advanced Industrial Science and Technology (AIST)
第 4 著者 氏名(和/英) 小笠原 泰弘 / Yasuhiro OGASAHARA
第 4 著者 所属(和/英) 独立行政法人産業技術総合研究所
National Institute of Advanced Industrial Science and Technology (AIST)
第 5 著者 氏名(和/英) 堤 利幸 / Toshiyuki TSUTSUMI
第 5 著者 所属(和/英) 明治大学大学院理工学研究科
Meiji University
第 6 著者 氏名(和/英) 中川 格 / Tadashi NAKAGAWA
第 6 著者 所属(和/英) 独立行政法人産業技術総合研究所
National Institute of Advanced Industrial Science and Technology (AIST)
第 7 著者 氏名(和/英) 関川 敏弘 / Toshihiro SEKIGAWA
第 7 著者 所属(和/英) 独立行政法人産業技術総合研究所
National Institute of Advanced Industrial Science and Technology (AIST)
発表年月日 2014-09-18
資料番号 RECONF2014-24
巻番号(vol) vol.114
号番号(no) 223
ページ範囲 pp.-
ページ数 6
発行日