講演名 2014-07-11
オペアンプ対のブロック融合レイアウトとその製造ばらつき評価(システムと信号処理及び一般)
宮川 昌士, 下山 正家, 淡野 公一, 平田 拓哉, 西埜 竜太, 中武 繁寿, 山田 明宏,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) センサーシステムのアナログ・フロントエンドに用いられる計装アンプでは、入力オペアンプ対の相対精度が重要となる。本研究では、オペアンプ対のそれぞれ部分ブロックを重ね合わせるようにレイアウトする方式を提案する。この方式によりオペアンプ対のレイアウトに起因する相対ばらつきを抑制することを狙う。5つの重ね合わせの方法に対して、0.6um/5Vの製造プロセスを利用してチップ試作し、DCオフセットの相対ばらつきを測定し、提案方式の効果を検証した。
抄録(英) For the instrumentation amplifier used in the analog front-end module of the sensor system, the relative accuracy of the input op-amp-pair is essentially important. In this paper, we propose a layout style so as to superimpose each block of the op-amp pair, aiming to suppress the relative variability dependent on the layout structure by this style. We designed the five superposition style for layout, and fabricated chips on the manufacturing process 0.6um/5V. According to the measurement result for the relative variability with respect to the DC offset, we demonstrated the most effective layout style to suppress the relative variability.
キーワード(和) オペアンプ / アナログレイアウト / レイアウト依存ばらつき
キーワード(英) Op-amp / Analog layout / Layout-dependent variability
資料番号 CAS2014-39,VLD2014-48,SIP2014-60,MSS2014-39,SIS2014-39
発行日

研究会情報
研究会 SIP
開催期間 2014/7/2(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Signal Processing (SIP)
本文の言語 JPN
タイトル(和) オペアンプ対のブロック融合レイアウトとその製造ばらつき評価(システムと信号処理及び一般)
サブタイトル(和)
タイトル(英) Block-merge layout of an op-amp pair and its variability evaluation
サブタイトル(和)
キーワード(1)(和/英) オペアンプ / Op-amp
キーワード(2)(和/英) アナログレイアウト / Analog layout
キーワード(3)(和/英) レイアウト依存ばらつき / Layout-dependent variability
第 1 著者 氏名(和/英) 宮川 昌士 / Masashi MIYAGAWA
第 1 著者 所属(和/英) 宮崎大学工学研究科電気電子工学専攻
Graduate School of Engineering, University of Miyazaki
第 2 著者 氏名(和/英) 下山 正家 / Masaya SHIMOYAMA
第 2 著者 所属(和/英) 宮崎大学工学研究科電気電子工学専攻
Graduate School of Engineering, University of Miyazaki
第 3 著者 氏名(和/英) 淡野 公一 / Koichi TANNO
第 3 著者 所属(和/英) 宮崎大学工学研究科電気電子工学専攻
Graduate School of Engineering, University of Miyazaki
第 4 著者 氏名(和/英) 平田 拓哉 / Takuya HIRATA
第 4 著者 所属(和/英) 北九州市立大学大学院国際環境工学研究科情報工学専攻
Graduate School of Environmental Engineering, The University of Kitakyushu
第 5 著者 氏名(和/英) 西埜 竜太 / Ryuta NISHINO
第 5 著者 所属(和/英) 北九州市立大学大学院国際環境工学研究科情報工学専攻
Graduate School of Environmental Engineering, The University of Kitakyushu
第 6 著者 氏名(和/英) 中武 繁寿 / Shigetoshi NAKATAKE
第 6 著者 所属(和/英) 北九州市立大学大学院国際環境工学研究科情報工学専攻
Graduate School of Environmental Engineering, The University of Kitakyushu
第 7 著者 氏名(和/英) 山田 明宏 / Akihiro YAMADA
第 7 著者 所属(和/英) A.LSIデザイン株式会社
A.LSI Design Co., LTD.
発表年月日 2014-07-11
資料番号 CAS2014-39,VLD2014-48,SIP2014-60,MSS2014-39,SIS2014-39
巻番号(vol) vol.114
号番号(no) 124
ページ範囲 pp.-
ページ数 6
発行日