講演名 2014-06-17
最大値計算を不要とするLLR近似を用いたMIMOデコーダの設計(初めての研究会:プレゼンセッション,初めての研究会,鉄道,車車間・路車間通信,リソース制御,スケジューリング,国際ワークショップ,無線通信一般)
本行 礼奈, トラン ティホン, 尾知 博,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) MIMO(Multiple Input Multiple Output)デコーダでは,誤り訂正能力を向上させるためにLLR(Log Likelihood Ratio)を用いて軟判定値を出力することが多い.LLRは信号検出において重要な役割を担っているが,その演算量は大きく,ハードウェア設計をするためにはLLRの演算量を削減する必要がある.本稿では,演算量を削減するために,最大値計算を不要とするLLR近似を用いたMIMOデコーダの設計を提案する.提案手法では,最大値計算の代わりに,既に計算している最小値を左ビットシフトすることでLLRの近似を行っている.また,設計した提案手法の回路規模・消費電力・BER(Bit Error Rate)特性を評価することで,提案手法がBER特性を劣化させることなく,最大値計算を用いる従来のLLR計算手法よりも回路規模と消費電力を27%ずつ削減できることを示す.
抄録(英) In Multiple Input Multiple Output (MIMO) decoders, soft decision bits in the form of Log Likelihood Ratio (LLR) are often used to obtain high error correction capability when used with an outer error correcting code. LLR plays an important role in signal detection, but due to its high complexity, research for complexity reduction of LLR hardware complexity is needed. In this paper, we propose a design of MIMO decoder using LLR approximation with low complexity achieved by approximating the maximum value calculation. Our proposed method approximate LLR using the bit shift of the minimum value already calculated. We show that our proposed design can reduce 27% of the circuit size and the power consumption while maintaining the Bit Error Rate (BER) performance of the conventional method.
キーワード(和) IEEE802.11ac / MIMOデコーダ / LLR / ハードウェア設計
キーワード(英) IEEE802.11ac / MIMO decoder / LLR / Hardware design
資料番号 RCS2014-39
発行日

研究会情報
研究会 RCS
開催期間 2014/6/10(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Radio Communication Systems (RCS)
本文の言語 JPN
タイトル(和) 最大値計算を不要とするLLR近似を用いたMIMOデコーダの設計(初めての研究会:プレゼンセッション,初めての研究会,鉄道,車車間・路車間通信,リソース制御,スケジューリング,国際ワークショップ,無線通信一般)
サブタイトル(和)
タイトル(英) A Design of MIMO Decoder using LLR Approximation without Maximum Value Calculation
サブタイトル(和)
キーワード(1)(和/英) IEEE802.11ac / IEEE802.11ac
キーワード(2)(和/英) MIMOデコーダ / MIMO decoder
キーワード(3)(和/英) LLR / LLR
キーワード(4)(和/英) ハードウェア設計 / Hardware design
第 1 著者 氏名(和/英) 本行 礼奈 / Reina HONGYO
第 1 著者 所属(和/英) 九州工業大学大学院情報工学府
Graduate School of Computer Science and Systems Engineering, Kyushu Institute of Technology
第 2 著者 氏名(和/英) トラン ティホン / Thi Hong TRAN
第 2 著者 所属(和/英) 九州工業大学大学院情報工学府
Graduate School of Computer Science and Systems Engineering, Kyushu Institute of Technology
第 3 著者 氏名(和/英) 尾知 博 / Hiroshi OCHI
第 3 著者 所属(和/英) 九州工業大学大学院情報工学府
Graduate School of Computer Science and Systems Engineering, Kyushu Institute of Technology
発表年月日 2014-06-17
資料番号 RCS2014-39
巻番号(vol) vol.114
号番号(no) 86
ページ範囲 pp.-
ページ数 6
発行日