講演名 2014-06-20
磁性薄膜を用いたTEGチップ内の伝導および誘導ノイズ結合解析(PCB,情報セキュリティ,EMC一般)
室賀 翔, 樊 鵬, 田中 聡, 北村 智満, 松井 浩明, 東 直矢, 島崎 俊介, 上坂 純平, 永田 真, 山口 正洋,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) HE級のRFIC内で生じる誘導および伝導ノイズ結合パスを解析するため,Full wave3次元電磁界および回路解析を統合した統合モデルを用いた解析環境を構築した.構築した解析環境より,チップ上のノイズ結合の主要因は誘導および伝導ノイズ結合であることを明らかにした.更に磁性薄膜に因るノイズ抑制メカニズムを,構築した解析環境より考察した.
抄録(英) The integrated simulation was constructed using the full wave 3-dimensional electromagnetic field simulator and the circuit analysis in order to analyze the mechanism of the on-chip conductive and the inductive noise coupling in LTE-class RFIC. From the constructed simulation, the main EM noise coupling on the chip revealed as the conductive and the inductive noise coupling. Furthermore, the noise suppression mechanism using the magnetic thin film was discussed.
キーワード(和) オンチップノイズ結合 / 薄膜電磁ノイズ抑制体 / 直交磁化膜 / ミックスドシグナルチップ
キーワード(英) On-chip Noise Coupling / Thin Film RF Noise Suppressor / Crossed Anisotropy Multilayered Magnetic Film / Mixed Signal Chip
資料番号 EMCJ2014-16
発行日

研究会情報
研究会 EMCJ
開催期間 2014/6/13(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Electromagnetic Compatibility (EMCJ)
本文の言語 JPN
タイトル(和) 磁性薄膜を用いたTEGチップ内の伝導および誘導ノイズ結合解析(PCB,情報セキュリティ,EMC一般)
サブタイトル(和)
タイトル(英) Analysis of Conductive and Inductive Noise Couplings on TEG Chip with Magnetic Thin Film
サブタイトル(和)
キーワード(1)(和/英) オンチップノイズ結合 / On-chip Noise Coupling
キーワード(2)(和/英) 薄膜電磁ノイズ抑制体 / Thin Film RF Noise Suppressor
キーワード(3)(和/英) 直交磁化膜 / Crossed Anisotropy Multilayered Magnetic Film
キーワード(4)(和/英) ミックスドシグナルチップ / Mixed Signal Chip
第 1 著者 氏名(和/英) 室賀 翔 / Sho MUROGA
第 1 著者 所属(和/英) 東北大
Faculty of Engineering, Tohoku University
第 2 著者 氏名(和/英) 樊 鵬 / Peng FAN
第 2 著者 所属(和/英) 東北大
Faculty of Engineering, Tohoku University
第 3 著者 氏名(和/英) 田中 聡 / Satoshi TANAKA
第 3 著者 所属(和/英) 東北大
Faculty of Engineering, Tohoku University
第 4 著者 氏名(和/英) 北村 智満 / Tomomitsu KITAMRA
第 4 著者 所属(和/英) ルネサス
R&D Division, Renesaselectronics Corporation
第 5 著者 氏名(和/英) 松井 浩明 / Hiroaki MATSUI
第 5 著者 所属(和/英) ルネサス
R&D Division, Renesaselectronics Corporation
第 6 著者 氏名(和/英) 東 直矢 / Naoya AZUMA
第 6 著者 所属(和/英) 神戸大
Graduate School of System Informatics, Kobe University
第 7 著者 氏名(和/英) 島崎 俊介 / Shunsuke SHIMAZAKI
第 7 著者 所属(和/英) 神戸大
Graduate School of System Informatics, Kobe University
第 8 著者 氏名(和/英) 上坂 純平 / Junpei KOSAKA
第 8 著者 所属(和/英) 神戸大
Graduate School of System Informatics, Kobe University
第 9 著者 氏名(和/英) 永田 真 / Makoto NAGATA
第 9 著者 所属(和/英) 神戸大
Graduate School of System Informatics, Kobe University
第 10 著者 氏名(和/英) 山口 正洋 / Masahiro YAMAGUCHI
第 10 著者 所属(和/英) 東北大
Faculty of Engineering, Tohoku University
発表年月日 2014-06-20
資料番号 EMCJ2014-16
巻番号(vol) vol.114
号番号(no) 93
ページ範囲 pp.-
ページ数 4
発行日