講演名 2013-11-27
高速・低電力AD変換器における抵抗ラダーの歪自動補正技術(アナログ集積回路及び集積回路基盤技術,デザインガイア2013-VLSI設計の新しい大地-)
吉村 渉, 大畠 賢一,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 並列型AD変換器において、抵抗ラダーは参照電位を発生する重要な要素回路である。抵抗ラダーの消費電力を減らすためにバイアス電流を減らすと、コンパレータのキックバックノイズにより、AD変換器の出力に歪が生じる。この問題を解決するため、キックバックノイズを打ち消すような補正電流を抵抗ラダーに流し込むことで歪を補正する技術が提案されている。しかしこの技術では、動作周波数の変化や製造ばらつきに依存してキックバックノイズ量が変化することが考慮されていなかった。そこで本研究ではキックバックノイズ量を検知し、最適な補正電流量を自動で設定する歪自動補正回路を提案した。これにより動作周波数の変化や製造ばらつきに対応して最適な歪補正を可能にした。
抄録(英) A resistor ladder is an important circuit block for the parallel architecture analog-to-digital converters (ADCs). The output of ADC suffers from the distortion due to the kickback noise of comparators when the bias current of the resistor ladder is reduced to reduce its power dissipation. A distortion compensation technique which cancels the kickback noise by injecting the compensation current to the resistor ladder was proposed to overcome this problem. This technique, however, did not consider that the kickback noise depends on a sampling frequency and a variability of the resistor. Therefore, we propose an automatic distortion compensation circuit which detects the amount of the kickback noise and adjusts the compensation current properly. The simulation results demonstrated that the distortion can be reduced by proposed technique even when the sampling frequency change and the deviation in the resistor occurred.
キーワード(和) AD変換器 / 抵抗ラダー / 歪自動補正技術
キーワード(英) AD converter / resistor ladder / automatic distortion compensation technique
資料番号 CPM2013-108,ICD2013-85
発行日

研究会情報
研究会 ICD
開催期間 2013/11/20(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 JPN
タイトル(和) 高速・低電力AD変換器における抵抗ラダーの歪自動補正技術(アナログ集積回路及び集積回路基盤技術,デザインガイア2013-VLSI設計の新しい大地-)
サブタイトル(和)
タイトル(英) Automatic distortion compensation technique in resistor ladder for high-speed and low-power ADC
サブタイトル(和)
キーワード(1)(和/英) AD変換器 / AD converter
キーワード(2)(和/英) 抵抗ラダー / resistor ladder
キーワード(3)(和/英) 歪自動補正技術 / automatic distortion compensation technique
第 1 著者 氏名(和/英) 吉村 渉 / Wataru YOSHIMURA
第 1 著者 所属(和/英) 鹿児島大学大学院理工学研究科
Department of Electrical and Electronics Engineering, Kagoshima University
第 2 著者 氏名(和/英) 大畠 賢一 / Kenichi OHHATA
第 2 著者 所属(和/英) 鹿児島大学大学院理工学研究科
Department of Electrical and Electronics Engineering, Kagoshima University
発表年月日 2013-11-27
資料番号 CPM2013-108,ICD2013-85
巻番号(vol) vol.113
号番号(no) 323
ページ範囲 pp.-
ページ数 6
発行日