講演名 2013-11-28
SOTBを用いた低電力リコンフィギャラブルアクセラレータの実チップ評価(プログラマブルアーキテクチャ,デザインガイア2013-VLSI設計の新しい大地-)
蘇 洪亮, 天野 英晴,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) CMA(Cool Mega Array)は、大規模な組み合わせ回路から構成されるPEアレイ上の並列演算と軽量なマイクロコントローラによる柔軟なデータを組み合わせることにより、高いエネルギー効率を実現するアクセラレータである。このCMAを超低電圧デバイス技術研究組合(LEAP)による超薄buried oxide(ThinBOX)を用いた完全空乏型SOI(FD-SOI:Silicon on thin BOX(SOTB))を用いて実装し、実チップの評価結果について報告する。SOTBの利用により、動作時のフォワードバイアスの利用により0.4Vの低電圧で最大88MHzの高速動作が可能となった。一方で、待機時にリバースバイアスを利用することにより、リーク電力はわずか33.6μWに削減することができた。動作時にリバースバイアスを適切の利用することにより、わずか1.8-2.2mWの消費電力で65MHzで動作させることができる。CMA-1と比べても約2倍程度のエネルギー効率を達成することができた。
抄録(英) Cool Mega Array (CMA) is an energy efficient reconfigurable accelerator consisting of a large PE array with combinatorial circuit for parallel computation and a small microcontroller for flexible data management. In order to further improve its energy efficiency, we implemented CMA-SOTB using SOTB (Silicon on thin BOX) developed by Low-power Electronics Association & Project (LEAP). SOTB with forward bias enables to use 88MHz clock even with 0.4V power supply. The leakage power in the stand-by mode is only 33.6m μW by using the reverse bias. By controlling bias voltage appropriately, applications run with only 1.8-2.2mW at 65MHz operational clock. The energy efficiency was about twice that of our first prototype CMA-1.
キーワード(和) Silicon On Insulator / リコンフィギャラブルアクセラレータ / 低電力処理
キーワード(英) Silicon On Insulator Corase Grained Reconfigurable Processor / Low power processing
資料番号 RECONF2013-52
発行日

研究会情報
研究会 RECONF
開催期間 2013/11/20(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Reconfigurable Systems (RECONF)
本文の言語 JPN
タイトル(和) SOTBを用いた低電力リコンフィギャラブルアクセラレータの実チップ評価(プログラマブルアーキテクチャ,デザインガイア2013-VLSI設計の新しい大地-)
サブタイトル(和)
タイトル(英) Real Chip Evaluation of a low power reconfigurable accelerator with SOTB Technology
サブタイトル(和)
キーワード(1)(和/英) Silicon On Insulator / Silicon On Insulator Corase Grained Reconfigurable Processor
キーワード(2)(和/英) リコンフィギャラブルアクセラレータ / Low power processing
キーワード(3)(和/英) 低電力処理
第 1 著者 氏名(和/英) 蘇 洪亮 / Hongliang SU
第 1 著者 所属(和/英) 慶應義塾大学理工学部
Faculty of science and Technology, Keio University
第 2 著者 氏名(和/英) 天野 英晴 / Hideharu AMANO
第 2 著者 所属(和/英) 慶應義塾大学理工学部
Faculty of science and Technology, Keio University
発表年月日 2013-11-28
資料番号 RECONF2013-52
巻番号(vol) vol.113
号番号(no) 325
ページ範囲 pp.-
ページ数 6
発行日