講演名 | 2013-09-27 A Method of Clock Synchronization for Power Packet Dispatching : Parameters Optimization in Clock Synchronization , |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | |
抄録(英) | This paper proposes a method of clock synchronization for power packet dispatching. In a power packet dispatching system, power packets are generated in a mixer and transmitted to a router, so that the clock synchronization between the mixer and the router is required to recognize the packet signal and receive the electric power correctly. According to the simulation result in Simulink of MATLAB, it is confirmed that the clock synchronization can be achieved by using charge-pump phase-locked loops (CPPLL) and can be detected by a synchronization detect circuit. The settling time is defined as the time duration from the beginning of a packet to the time when the synchronization is achieved. The quiescent frequency, input sensitivity of Voltage-Controlled Oscillator (VCO), and parameters of low pass filter in CPPLL are discussed to minimize the settling time in clock synchronization. |
キーワード(和) | |
キーワード(英) | clock synchronization / charge-pump phase-locked loop / settling time |
資料番号 | CAS2013-46,NLP2013-58 |
発行日 |
研究会情報 | |
研究会 | NLP |
---|---|
開催期間 | 2013/9/19(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Nonlinear Problems (NLP) |
---|---|
本文の言語 | ENG |
タイトル(和) | |
サブタイトル(和) | |
タイトル(英) | A Method of Clock Synchronization for Power Packet Dispatching : Parameters Optimization in Clock Synchronization |
サブタイトル(和) | |
キーワード(1)(和/英) | / clock synchronization |
第 1 著者 氏名(和/英) | / Yanzi ZHOU |
第 1 著者 所属(和/英) | Kyoto University, Department of Electrical Engineering |
発表年月日 | 2013-09-27 |
資料番号 | CAS2013-46,NLP2013-58 |
巻番号(vol) | vol.113 |
号番号(no) | 225 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |