講演名 2014-01-24
数十nsecオーダーの応答時間を目標としたPOL用ディジタル制御回路における周波数特性解析(回路技術及び高効率エネルギー変換技術関連,一般)
三井 健司, 野中 廣茂, 兼本 大輔, 石塚 洋一,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 本稿では,高速応答を目標としたスイッチング電源向けハードウェアロジックタイプディジタル制御回路を提案する.提案回路の評価を行うにあたって負荷急変および開ループ周波数特性解析等を含む実験を行いその結果を示している.この実験結果より,本提案回路が応答までのドライバの伝搬遅延時間を含まないむだ時間を最大でも11nsecまで抑えていることを明らかにする.
抄録(英) In this paper, the proposed hardware logic type digital controller for on-board SMPS which has a very small time-delay in control loop has been described. Some experimental has been done including evaluation of load current change and frequency characteristic of open loop transfer function. These results have been revealed that the proposed circuit could be suppressed the time delay to sub-11μs excepting transition time of FET driver.
キーワード(和) ディジタル制御回路 / 負荷端コンバータ(POL) / DC-DCコンバータ / 高速応答
キーワード(英) Digital controller / POL / DC-DC Converter / High speed response
資料番号 EE2013-39
発行日

研究会情報
研究会 EE
開催期間 2014/1/16(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Energy Engineering in Electronics and Communications (EE)
本文の言語 JPN
タイトル(和) 数十nsecオーダーの応答時間を目標としたPOL用ディジタル制御回路における周波数特性解析(回路技術及び高効率エネルギー変換技術関連,一般)
サブタイトル(和)
タイトル(英) Frequency Response Analysis of Sub-μs Response Digital Controller for POL
サブタイトル(和)
キーワード(1)(和/英) ディジタル制御回路 / Digital controller
キーワード(2)(和/英) 負荷端コンバータ(POL) / POL
キーワード(3)(和/英) DC-DCコンバータ / DC-DC Converter
キーワード(4)(和/英) 高速応答 / High speed response
第 1 著者 氏名(和/英) 三井 健司 / Kenji MII
第 1 著者 所属(和/英) 長崎大学
Nagasaki University
第 2 著者 氏名(和/英) 野中 廣茂 / Hirotaka NONAKA
第 2 著者 所属(和/英) 長崎大学
Nagasaki University
第 3 著者 氏名(和/英) 兼本 大輔 / Daisuke KANEMOTO
第 3 著者 所属(和/英) 山梨大学
University of Yamanashi
第 4 著者 氏名(和/英) 石塚 洋一 / Yoichi ISHIZUKA
第 4 著者 所属(和/英) 長崎大学
Nagasaki University
発表年月日 2014-01-24
資料番号 EE2013-39
巻番号(vol) vol.113
号番号(no) 392
ページ範囲 pp.-
ページ数 6
発行日