講演名 2013-05-20
動作合成に対応した信頼性可変混合粒度再構成可能アーキテクチャの検討(リコンフィギャラブルアーキテクチャ/デバイス,リコンフィギャラブルシステム,一般)
郡浦 宏明, / 密山 幸男, 越智 裕之, 今川 隆司, 野田 真一, 若林 一敏, 橋本 昌宜, 尾上 孝雄,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 本稿では,Cベース動作合成に対応した信頼性可変混合粒度再構成可能アーキテクチャを提案する.提案アーキテクチャは,細粒度構成要素を取り入れたことでステートマシンのマッピングに対応し,動的再構成を用いたマルチステップ処理を実現する.また,アプリケーションや環境に応じて粗粒度/細粒度構成要素単位で信頼性レベルを設定できる.このアーキテクチャでは,動作合成によるリソース使用率とレイテンシのトレード・オフが得られる.FFTを用いた評価結果より,実装可能状態数に比例する構成情報レジスタの面積を考慮したチップ面積とレイテンシのトレード・オフについて実験的に示した.
抄録(英) This paper proposes a mixed-grained reconfigurable architecture that supports C-based behavioral synthesis and flexible reliability. Thanks to adopting fine-grained fabrics, a state machine, which is indispensable for behavioral synthesis through multi-step processing using dynamic reconfiguration, can be accommodated. Moreover, both fine-grained and coarse-grained fabrics can be configured for different levels of reliability depending on the reliability requirement of target applications. This architecture provides the trade-off between resource usage and latency. Through a case study of FFT implementation, we experimentally explore the appropriate number of implementable states on the array which determines the achievable trade-off between used silicon area and latency taking into account the configuration register overhead that is proportional to the number of implementable states.
キーワード(和) 混合粒度 / 動作合成 / 動的再構成 / 面積オーバヘッド / レイテンシ / トレード・オフ
キーワード(英) mixed-grain / behavioral synthesis / dynamic reconfiguration / area overhead / latency, trade-off
資料番号 RECONF2013-8
発行日

研究会情報
研究会 RECONF
開催期間 2013/5/13(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Reconfigurable Systems (RECONF)
本文の言語 JPN
タイトル(和) 動作合成に対応した信頼性可変混合粒度再構成可能アーキテクチャの検討(リコンフィギャラブルアーキテクチャ/デバイス,リコンフィギャラブルシステム,一般)
サブタイトル(和)
タイトル(英) Flexible reliability mixed-grained reconfigurable architecture supporting behavioral synthesis
サブタイトル(和)
キーワード(1)(和/英) 混合粒度 / mixed-grain
キーワード(2)(和/英) 動作合成 / behavioral synthesis
キーワード(3)(和/英) 動的再構成 / dynamic reconfiguration
キーワード(4)(和/英) 面積オーバヘッド / area overhead
キーワード(5)(和/英) レイテンシ / latency, trade-off
キーワード(6)(和/英) トレード・オフ
第 1 著者 氏名(和/英) 郡浦 宏明 / Hiroaki KONOURA
第 1 著者 所属(和/英) 大阪大学大学院情報科学研究科情報システム工学専攻
Graduate School of Information Science and Technology, Osaka University:JST CREST
第 2 著者 氏名(和/英) / 密山 幸男 / Dawood ALNAJJAR
第 2 著者 所属(和/英) 大阪大学大学院情報科学研究科情報システム工学専攻
Graduate School of Information Science and Technology, Osaka University:JST CREST
第 3 著者 氏名(和/英) 越智 裕之 / Yukio MITSUYAMA
第 3 著者 所属(和/英) 高知工科大学システム工学群
School of Systems Engineering, Kochi University of Technology:JST CREST
第 4 著者 氏名(和/英) 今川 隆司 / Hiroyuki OCHI
第 4 著者 所属(和/英) 立命館大学情報理工学部
Graduate School of Information Science and Engineering, Ritsumeikan University:JST CREST
第 5 著者 氏名(和/英) 野田 真一 / Takashi IMAGAWA
第 5 著者 所属(和/英) 京都大学大学院情報学研究科通信情報システム専攻
Graduate School of Informatics, Kyoto University:JST CREST
第 6 著者 氏名(和/英) 若林 一敏 / Shinichi NODA
第 6 著者 所属(和/英) 日本電気株式会社
NEC Corporation:JST CREST
第 7 著者 氏名(和/英) 橋本 昌宜 / Kazutoshi WAKABAYASHI
第 7 著者 所属(和/英) 日本電気株式会社
NEC Corporation:JST CREST
第 8 著者 氏名(和/英) 尾上 孝雄 / Masanori HASHIMOTO
第 8 著者 所属(和/英) 大阪大学大学院情報科学研究科情報システム工学専攻
Graduate School of Information Science and Technology, Osaka University:JST CREST
発表年月日 2013-05-20
資料番号 RECONF2013-8
巻番号(vol) vol.113
号番号(no) 52
ページ範囲 pp.-
ページ数 6
発行日