講演名 | 2013-04-26 複数ホストリンクを用いたNoC向け低遅延トポロジ(ディペンダブルコンピューティングシステム及び一般) 河野 隆太, 藤原 一毅, 松谷 宏紀, 天野 英晴, 鯉渕 道紘, |
---|---|
PDFダウンロードページ | ![]() |
抄録(和) | 近年のメニーコア・アーキテクチャでは,コアの数は増加の一途を辿っており,コア間の通信遅延がアプリケーションに与える影響が益々大きくなってきている.コア間の通信にはパケット・ネットワーク構造(Network-on-Chip, NoC)が広く用いられるため,コア間トポロジが通信遅延に大きく影響する。そこで、本研究報告では、end-to-end通信遅延を削減するために、規則的なルータ間トポロジに対し、複数リンクを単一コアとランダムに選択した複数ルータに接続する方法を提案する。フリットレベルのネットワークシミュレーションの結果,ランダムコアリンクを用いた我々のトポロジは,従来のトポロジに比べ,平均遅延を最大27%減少させた. |
抄録(英) | In recent many-core architectures, the number of cores has been steadily increasing. Therefore, network latency between cores has become a more important issue for applications. Because packet network structures (Network-on-Chip, NoC) are widely used for core-to-core communications, a topology among cores has a major impact on network latency. Therefore, in this research, to reduce end-to-end communication latency, we propose a method to build network topologies by adding multiple links between a single core and randomly selected multiple routers on a regular topology of routers. Results obtained with flit-level discrete event simulation show that our random-core-link topologies achieved the average latency up to 27% lower than that of baseline topologies. |
キーワード(和) | チップ内ネットワーク / トポロジ / 相互結合網 |
キーワード(英) | Network-on-Chip(NoC) / topology / interconnection networks |
資料番号 | CPSY2013-9,DC2013-9 |
発行日 |
研究会情報 | |
研究会 | DC |
---|---|
開催期間 | 2013/4/19(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Dependable Computing (DC) |
---|---|
本文の言語 | JPN |
タイトル(和) | 複数ホストリンクを用いたNoC向け低遅延トポロジ(ディペンダブルコンピューティングシステム及び一般) |
サブタイトル(和) | |
タイトル(英) | A low latency topology for NoC using multiple host links |
サブタイトル(和) | |
キーワード(1)(和/英) | チップ内ネットワーク / Network-on-Chip(NoC) |
キーワード(2)(和/英) | トポロジ / topology |
キーワード(3)(和/英) | 相互結合網 / interconnection networks |
第 1 著者 氏名(和/英) | 河野 隆太 / Ryuta KAWANO |
第 1 著者 所属(和/英) | 慶應義塾大学大学院理工学研究科 Graduate School of Science and Technology, Keio University |
第 2 著者 氏名(和/英) | 藤原 一毅 / Ikki FUJIWARA |
第 2 著者 所属(和/英) | 国立情報学研究所 National Institute of Informatics |
第 3 著者 氏名(和/英) | 松谷 宏紀 / Hiroki MATSUTANI |
第 3 著者 所属(和/英) | 慶應義塾大学大学院理工学研究科 Graduate School of Science and Technology, Keio University |
第 4 著者 氏名(和/英) | 天野 英晴 / Hideharu AMANO |
第 4 著者 所属(和/英) | 慶應義塾大学大学院理工学研究科 Graduate School of Science and Technology, Keio University |
第 5 著者 氏名(和/英) | 鯉渕 道紘 / Michihiro KOIBUCHI |
第 5 著者 所属(和/英) | 国立情報学研究所 National Institute of Informatics |
発表年月日 | 2013-04-26 |
資料番号 | CPSY2013-9,DC2013-9 |
巻番号(vol) | vol.113 |
号番号(no) | 22 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |