講演名 2013-01-16
SD数演算を用いたRSA暗号処理回路の設計と性能評価(回路設計, FPGA応用及び一般)
浅岡 隼一, 田中 勇樹, 魏 書剛,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) RSA暗号処理は,極めて長い語長のべき乗剰余演算に多くの時間が費やされてしまうため,暗号処理の高速化が重要な問題となる.SD(Signed-Digit)数表現を剰余演算に導入することで,桁上げ伝搬のない剰余債算を行うことができる.本論文では, RSA暗号処理の高速化のためにSD数演算を用いた剰余乗算回路を設計した.この剰余乗算回路をRSA暗号処理回路に用いて性能評価を行い,従来の2進数演算による暗号処理回路との比較によって高速性を明らかにした.
抄録(英) RSA encryption processing spends a lot of time on modular exponentiation of long word length, therefore the speed of the encryption is an important problem. By introducing a signed-digit (SD) number arithmetic, residue arithmetic without carry propagation can be performed. In this paper, we propose modulo m multiplication circuits using signed-digit number arithmetic. By performance evaluation of RSA encryption circuit using the proposed multiplication circuits, the RSA encryption processor has high performance in comparison with encryption processor based on binary arithmetic.
キーワード(和) Signed-Digit(SD)数 / 剰余数 / 剰余SD数加算 / 剰余SD数乗算 / RSA暗号
キーワード(英) Signed-Digit(SD) number / residue number system / SD modulo addition / SD modulo multiplication / RSA encryption
資料番号 VLD2012-115,CPSY2012-64,RECONF2012-69
発行日

研究会情報
研究会 VLD
開催期間 2013/1/9(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) SD数演算を用いたRSA暗号処理回路の設計と性能評価(回路設計, FPGA応用及び一般)
サブタイトル(和)
タイトル(英) Design and Performance Evaluation of RSA Encryption Processor Using Signed-Digit Number Arithmetic
サブタイトル(和)
キーワード(1)(和/英) Signed-Digit(SD)数 / Signed-Digit(SD) number
キーワード(2)(和/英) 剰余数 / residue number system
キーワード(3)(和/英) 剰余SD数加算 / SD modulo addition
キーワード(4)(和/英) 剰余SD数乗算 / SD modulo multiplication
キーワード(5)(和/英) RSA暗号 / RSA encryption
第 1 著者 氏名(和/英) 浅岡 隼一 / Junichi ASAOKA
第 1 著者 所属(和/英) 群馬大学大学院工学研究科生産システム工学専攻
Department of Production Science and Technology, Graduate School of Engineering, Gunma University
第 2 著者 氏名(和/英) 田中 勇樹 / Yuki TANAKA
第 2 著者 所属(和/英) 群馬大学大学院工学研究科生産システム工学専攻
Department of Production Science and Technology, Graduate School of Engineering, Gunma University
第 3 著者 氏名(和/英) 魏 書剛 / Shugang WEI
第 3 著者 所属(和/英) 群馬大学大学院工学研究科生産システム工学専攻
Department of Production Science and Technology, Graduate School of Engineering, Gunma University
発表年月日 2013-01-16
資料番号 VLD2012-115,CPSY2012-64,RECONF2012-69
巻番号(vol) vol.112
号番号(no) 375
ページ範囲 pp.-
ページ数 6
発行日