講演名 2012-09-18
FPGAにおける細粒度動的部分再構成機構の検討
上田 晋寛, 河本 尚輝, 土肥 慶亮, 柴田 裕一郎, 小栗 清,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) SRAM型Field Programmable Gate Array(FPGA)は,コンフィギュレーション用SRAMの値を書き換えることで回路の再構成可能が可能である.それらの中には動作中に回路の一部を書き換える動的部分再構成(Dynamic Partial Reconfiguration:DPR)機能をもつものがある.2010年には, Xilinx社がこの機能に使用するDPR用の回路データ(ビットストリーム)の生成を正式にサポートした.しかし,書き込むビットストリームはEDAソフトウェアにより事前に生成しておく必要があり,最小の論理構成要素の1つであるLUT(Look Up Table)を一部を書き換えたい場合でもでも事前に対応するビットストリームを生成し保持しておかなければならない.本稿では,より柔軟なDPRの手法の構築を目的とし,FPGA内部の回路でLUT書き換え用のビットストリームの生成をするLUT単位のDPR機構を検討する.また,その電力,DPR実行時間の観点から評価を行う.
抄録(英) Dynamic and partial reconfiguration (DRP) on SRAM-based FPGAs has received increasing attention, since Xil-inx Inc. started official support for design with DRP in 2010. However, in this design flow, every FPGA bit stream used for DRP must be generated in advance using an EDA tool In this paper, aiming at enabling a more flexible DRP framework, we investigate a DRP reconfiguration in which the FPGA itself generates bit streams for reconfiguration on the fly, mainly target-ing on LUT-based fine-grained reconfiguration. The proposed method is evaluated from the viewpoints of power consumption and configuration time.
キーワード(和) FPGA / 動的部分再構成 / 消費電力
キーワード(英) FPGA / dynamic partial reconnguration / power consumption
資料番号 RECONF2012-34
発行日

研究会情報
研究会 RECONF
開催期間 2012/9/11(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Reconfigurable Systems (RECONF)
本文の言語 JPN
タイトル(和) FPGAにおける細粒度動的部分再構成機構の検討
サブタイトル(和)
タイトル(英) Study of "fine-grain dynamic partial reconfiguration mechanism" on FPGA
サブタイトル(和)
キーワード(1)(和/英) FPGA / FPGA
キーワード(2)(和/英) 動的部分再構成 / dynamic partial reconnguration
キーワード(3)(和/英) 消費電力 / power consumption
第 1 著者 氏名(和/英) 上田 晋寛 / Kunihiro UEDA
第 1 著者 所属(和/英) 長崎大学大学院工学研究科
Department of Computer and Information SciencesGraduate School of Engineering Nagasaki University
第 2 著者 氏名(和/英) 河本 尚輝 / Naoki KAWAMOTO
第 2 著者 所属(和/英) 長崎大学大学院工学研究科
Department of Computer and Information SciencesGraduate School of Engineering Nagasaki University
第 3 著者 氏名(和/英) 土肥 慶亮 / Keisuke DOHI
第 3 著者 所属(和/英) 長崎大学大学院工学研究科
Department of Computer and Information SciencesGraduate School of Engineering Nagasaki University
第 4 著者 氏名(和/英) 柴田 裕一郎 / Yuichiro SHIBATA
第 4 著者 所属(和/英) 長崎大学大学院工学研究科
Department of Computer and Information SciencesGraduate School of Engineering Nagasaki University
第 5 著者 氏名(和/英) 小栗 清 / Kiyoshi OGURI
第 5 著者 所属(和/英) 長崎大学大学院工学研究科
Department of Computer and Information SciencesGraduate School of Engineering Nagasaki University
発表年月日 2012-09-18
資料番号 RECONF2012-34
巻番号(vol) vol.112
号番号(no) 203
ページ範囲 pp.-
ページ数 6
発行日