講演名 2012-09-21
回路ベースFDTD法における回路分割手法の導入
丹治 裕一,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 電磁界解析の数値解法としてFDTD法の有効性が広く知られている。本報告では、FDTD法の電界と磁界を交互に計算するというアイデアを回路解析に導入した回路ベースFDTD法を、CMOS回路によって終端された大規模RLC回路の解析に適用する。ここで、回路分割の概念が導入されている。
抄録(英) The FDTD method is known to be effcient as a numerical method for electromagnetic analysis. In this report,the idea which the electric and magnetic fields are altemately calculated in the FDTD method is replaced with altemate calculation of voltage and current in the circuit analysis. This method is efficiently applied to the analysis of large scale RLC networks terminated by CMOS circuits,where a concept of circuit partitioning is introduced.
キーワード(和) FDTD法 / 回路解析 / CMOS回路 / 回路分割手法
キーワード(英) FDTD Method / Circuit Analysis / CMOS Circuit / Circuit Partioning Technique
資料番号 CAS2012-40,NLP2012-66
発行日

研究会情報
研究会 CAS
開催期間 2012/9/13(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Circuits and Systems (CAS)
本文の言語 JPN
タイトル(和) 回路ベースFDTD法における回路分割手法の導入
サブタイトル(和)
タイトル(英) Circuit Based FDTD Method with Circuit Partitioning Techniques
サブタイトル(和)
キーワード(1)(和/英) FDTD法 / FDTD Method
キーワード(2)(和/英) 回路解析 / Circuit Analysis
キーワード(3)(和/英) CMOS回路 / CMOS Circuit
キーワード(4)(和/英) 回路分割手法 / Circuit Partioning Technique
第 1 著者 氏名(和/英) 丹治 裕一 / Yuichi TANJI
第 1 著者 所属(和/英) 香川大学工学部電子・情報工学科
Dept. of Electronic and Information Engineering,Kagawa University
発表年月日 2012-09-21
資料番号 CAS2012-40,NLP2012-66
巻番号(vol) vol.112
号番号(no) 204
ページ範囲 pp.-
ページ数 4
発行日