講演名 2012-11-27
3次元NoCにおけるバスとネットワークを併用したルーティング手法(ネットワークオンチップ,デザインガイア2012-VLSI設計の新しい大地-)
加賀美 崇紘, 松谷 宏紀, 鯉渕 道紘, 天野 英晴,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) チップ間をワイヤレス接続した3次元積層チップは,製造後にチップの組み立て,入れ替えを自由にできる利点を持つ.そのため,チップ間の通信にワイヤレスバスを用いた3-D NoC(Network on Chip)では,アービタレスなタイムスロット・バスであるTDMA(Time Division Multiple Access)方式が適しているが,このバスが帯域,遅延の両面においてNoC通信性能のボトルネックとなる可能性が高い.そこで、本研究ではアービタレスの(垂直)バスの利用効率を向上させるルーティングElevatorを提案する.各チップがホモジニアスな構成である積層チップを想定したフルシステムシミュレーションを行った結果,典型的な最短経路ルーティングと比べて,本ルーティングアルゴリズムは最大13%のサイクル数削減に成功した.
抄録(英) Inductive coupled 3-D chip stacking technique allows to change types and numbers of stacked chips after fabrication. As a candidate of such 3-D NoC (Network on Chip),TDMA (Time Division Multiple Access) bus without bus-arbiter is suitable as it takes a few clock cycles for communication between chips. However, the bus can bottleneck the NoC performance because of its limited bandwidth and relatively large delay time. Here, we propose the Elevator routing to improve utilization of the bus without arbiter. As a result of the evaluation with the full system simulator for a homogeneous multi-core system, Elevator routing improves execution cycles by 13%, compared to the shortest path routing.
キーワード(和) 3次元ネットワークオンチップ / ルーティング / バスとネットワークの併用 / 誘導結合
キーワード(英) 3-D Network on Chip / Routing / Combination of bus and network / Inductive-Coupling
資料番号 CPSY2012-50
発行日

研究会情報
研究会 CPSY
開催期間 2012/11/19(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Computer Systems (CPSY)
本文の言語 JPN
タイトル(和) 3次元NoCにおけるバスとネットワークを併用したルーティング手法(ネットワークオンチップ,デザインガイア2012-VLSI設計の新しい大地-)
サブタイトル(和)
タイトル(英) A Routing Strategy for 3-D NoCs Incorporating Bus and Network
サブタイトル(和)
キーワード(1)(和/英) 3次元ネットワークオンチップ / 3-D Network on Chip
キーワード(2)(和/英) ルーティング / Routing
キーワード(3)(和/英) バスとネットワークの併用 / Combination of bus and network
キーワード(4)(和/英) 誘導結合 / Inductive-Coupling
第 1 著者 氏名(和/英) 加賀美 崇紘 / Takahiro KAGAMI
第 1 著者 所属(和/英) 慶應義塾大学
Keio University
第 2 著者 氏名(和/英) 松谷 宏紀 / Hiroki MATSUTANI
第 2 著者 所属(和/英) 慶應義塾大学
Keio University
第 3 著者 氏名(和/英) 鯉渕 道紘 / Michihiro KOIBUCHI
第 3 著者 所属(和/英) 国立情報学研究所
National Institute of Informatics
第 4 著者 氏名(和/英) 天野 英晴 / Hideharu AMANO
第 4 著者 所属(和/英) 慶應義塾大学
Keio University
発表年月日 2012-11-27
資料番号 CPSY2012-50
巻番号(vol) vol.112
号番号(no) 322
ページ範囲 pp.-
ページ数 6
発行日