講演名 2012-11-28
デジタルLSIにおけるLSIチップ・パッケージ・ボードを統合した電源雑音協調評価(ノイズ解析,デザインガイア2012-VLSI設計の新しい大地-)
吉川 薫平, 佐々木 悠太, 市川 浩司, 齊藤 義行, 永田 真,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 近年,LSIの高集積化や低動作電圧化か進むにつれ,電源雑音がシステムの性能に決定的な影響を与えるようになっている.このため,設計時の電源雑音対策が重要となっているが,低コストな電源雑音対策の実現には,システムの設計段階における電源雑音解析技術が必要である.電源雑音はシステムの電源供給ネットワークのインピーダンスや回路動作の影響を強く受けるため,システムの総合的なモデリングが必須である.本稿では,LSI・パッケージ・ボードそれぞれのモデルを統合した電源雑音解析モデルを提案する.モデルによる解析結果は,オンチップ雑音モニタ回路および磁界プローブを用いた電源雑音実測結果と雑音振幅や周波数特性がよく一致し,提案モデルがシステムの雑音推定において有効性であると示された.
抄録(英) Problems related with power noise in LSI system are getting prominent because of the higher integration and lower V_
voltage of an LSI chip. A Power noise simulation method that could use in various design phases is required for designing noise-tolerant and low-cost systems. The impedance profile of power delivery network (PDN) and circuit operations strongly affects the power noise characteristics. The simulation model that contains whole elements of system such as LSIs, packages, and boards is required. In this paper, we present the LSI-package-board combined power noise simulation model. Accuracy of the simulation model is confirmed by comparing the on-chip noise meaurement results using an on-chip noise monitor circuit and on-board noise measurement results using a magnetic probe method.
キーワード(和) 電源雑音 / 電磁環境両立性 / 磁界プローブ / 雑音解析
キーワード(英) Power noise / Power integrity / EMC / Noise simulation
資料番号 VLD2012-91,DC2012-57
発行日

研究会情報
研究会 DC
開催期間 2012/11/19(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Dependable Computing (DC)
本文の言語 JPN
タイトル(和) デジタルLSIにおけるLSIチップ・パッケージ・ボードを統合した電源雑音協調評価(ノイズ解析,デザインガイア2012-VLSI設計の新しい大地-)
サブタイトル(和)
タイトル(英) A LSI-Package-Board co-evaluation of Power noise in the Digtal LSI
サブタイトル(和)
キーワード(1)(和/英) 電源雑音 / Power noise
キーワード(2)(和/英) 電磁環境両立性 / Power integrity
キーワード(3)(和/英) 磁界プローブ / EMC
キーワード(4)(和/英) 雑音解析 / Noise simulation
第 1 著者 氏名(和/英) 吉川 薫平 / Kumpei YOSHIKAWA
第 1 著者 所属(和/英) 神戸大学大学院システム情報学研究科
Graduate School of System Informatics, Kobe University
第 2 著者 氏名(和/英) 佐々木 悠太 / Yuta SASAKI
第 2 著者 所属(和/英) 神戸大学大学院システム情報学研究科
Graduate School of System Informatics, Kobe University
第 3 著者 氏名(和/英) 市川 浩司 / Kouji ICHIKAWA
第 3 著者 所属(和/英) 株式会社デンソー
DENSO CORPORATION
第 4 著者 氏名(和/英) 齊藤 義行 / Yoshiyuki SAITO
第 4 著者 所属(和/英) パナソニック株式会社
Panasonic corporation
第 5 著者 氏名(和/英) 永田 真 / Makoto NAGATA
第 5 著者 所属(和/英) 神戸大学大学院システム情報学研究科:戦略的創造研究推進事業(JST,CREST)
Graduate School of System Informatics, Kobe University:JST, CREST
発表年月日 2012-11-28
資料番号 VLD2012-91,DC2012-57
巻番号(vol) vol.112
号番号(no) 321
ページ範囲 pp.-
ページ数 6
発行日