講演名 | 2012-11-19 スケール付β写像および負のスケール付β写像に基づくA/D変換器の集積回路実装に向けた設計 豊田 皓仁, 堀尾 喜彦, 合原 一幸, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 回路素子のばらつきや,回路パラメータの変化,ノイズなどに対してロバストな,β写像に基づくデータコンバータ(βエンコーダ)の,スイッチト・キャパシタ(SC)回路による実装法が提案されている.さらに,SPICEシミュレーションと個別部品回路実験より,提案回路のロバスト性が確認されている.しかしながら,実際の集積回路での,スケール定数sや変換基底βの変化に関する変換特性の検証は行われていない.本稿では,SCスケール付β-A/D変換器および負のスケール付β-A/D変換器の,スケール定数sや変換基底βの変更が可能な集積回路実装をTSMC 90nm CMOSプロセスにより行う.なお,回路は同相ノイズや寄生容量の影響を軽減するために完全差動構成とする.また,提案回路ではスケール付β-A/D変換器および負のスケール付β-A/D変換器の両方を1つの回路で実現できる.SPICEシミュレーションにより,設計した回路のβの可変特性を確認し,その有効性を示す. |
抄録(英) | β-encoders based on β-maps, including scale-adjusted ordinary and negative β-maps, have robustness against deviations in circuit parameters, low-accuracy and poor characteristics of circuit elements, and noise. Switched-capacitor (SC) circuit techniques based on an integrator topology have been used to implement the β-encoders. In addition, SPICE simulations and circuit experiments with discrete components confirmed the above robustness of the β-encoders. However, the effects of value of the scaling parameter s and the conversion radix β in practical integrated circuits were not clarified yet. In this paper, we implement SC scale-adjusted ordinary and negative β-A/D converter circuits with TSMC 90nm CMOS process. We employ a fully differential configuration to reduce the effects of common-mode noise and parasitic capacitances. The proposed circuit realizes both scale-adjusted ordinary and negative β-A/D converters in one circuitry via small changes in circuit connections. Moreover, we can control the values of s and (β through an external voltage and programmable capacitive arrays, respectively, in the proposed circuit. Finally, an example of SPICE simulation results demonstrates a fine-tuning capability of the effective value of βin the proposed circuit. |
キーワード(和) | βエンコーダ / スケール付βエンコーダ / 負のスケール付βエンコーダ / A/D変換器 |
キーワード(英) | β-encoders / Scale-adjusted β-encoders / Scale-adjusted negative β-encoders / A/D converters |
資料番号 | NLP2012-77 |
発行日 |
研究会情報 | |
研究会 | NLP |
---|---|
開催期間 | 2012/11/12(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Nonlinear Problems (NLP) |
---|---|
本文の言語 | JPN |
タイトル(和) | スケール付β写像および負のスケール付β写像に基づくA/D変換器の集積回路実装に向けた設計 |
サブタイトル(和) | |
タイトル(英) | Switched-Capacitor A/D Converters Based on Scale-Adjusted Ordinary and Negative β-Maps for IC implementation |
サブタイトル(和) | |
キーワード(1)(和/英) | βエンコーダ / β-encoders |
キーワード(2)(和/英) | スケール付βエンコーダ / Scale-adjusted β-encoders |
キーワード(3)(和/英) | 負のスケール付βエンコーダ / Scale-adjusted negative β-encoders |
キーワード(4)(和/英) | A/D変換器 / A/D converters |
第 1 著者 氏名(和/英) | 豊田 皓仁 / Akihito TOYODA |
第 1 著者 所属(和/英) | 東京電機大学大学院工学研究科電気電子工学専攻 Graduate School of Engineering, Tokyo Denki University |
第 2 著者 氏名(和/英) | 堀尾 喜彦 / Yosihiko HORIO |
第 2 著者 所属(和/英) | 東京電機大学大学院工学研究科電気電子工学専攻 Graduate School of Engineering, Tokyo Denki University |
第 3 著者 氏名(和/英) | 合原 一幸 / Kazuyuki AIHARA |
第 3 著者 所属(和/英) | 東京大学生産技術研究所 Institute of Industrial Science, The University of Tokyo |
発表年月日 | 2012-11-19 |
資料番号 | NLP2012-77 |
巻番号(vol) | vol.112 |
号番号(no) | 301 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |