講演名 2012-11-28
アナログ集積回路での近接共通重心配置制約を考慮した配置手法の研究(配置配線,デザインガイア2012-VLSI設計の新しい大地-)
藤吉 邦洋, 上 慧太朗,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) モノリシックICは、シリコンチップ上に一体構造として作り込まれた素子の素子値の絶対誤差(素子の設計値に対する実際の値のズレ)は大きいが相対ばらつき(チップ内の素子の絶対誤差の差の最大値)は小さいことが知られている。そのため、アナログIC内で素子値の比の誤差をできるだけ小さくしたい場合、それぞれの素子を2等分割し、共通の点(共通重心)に対して点対称に配置設計することが行われる。この問題に対し、セルの相対位置が指定されたときに、複数のセル対を共通重心に対して点対称に配置する手法が幾つか提案されてきたが、共通重心にできるだけ寄せるべきなのに、ここから無駄に離れた位置にセルが配置されてしまうことがあった。そこで本稿では、共通重心配置制約を満たし、しかも共通重心にできるだけ寄せることができ、しかも簡便なデコード手法を提案し、実験によりその有用性を確認する。
抄録(英) To improve the immunity against process gradients, a common centroid constraint, in which every pair of capacitors which has been derived by dividing some original capacitors into two halves should be placed symmetrically with respect to a common center point, is widely used. Several methods to obtain a good placement satisfying the constraints by using sequence-pair and Simulated Annealing were proposed. However, the distance between cells in one common centroid group may be redundantly big, and it degrades the immunity. In this paper, we propose a novel algorithm to place cells belonging to each common centroid group. The algorithm is very simple, but effective. Experimental comparisons indicate the effectiveness of our proposed algorithm.
キーワード(和) 共通重心 / sequence-pair / アナログIC / 配置 / 中央寄せ
キーワード(英) common centroid / sequence-pair / analog IC / placement
資料番号 VLD2012-88,DC2012-54
発行日

研究会情報
研究会 VLD
開催期間 2012/11/19(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) アナログ集積回路での近接共通重心配置制約を考慮した配置手法の研究(配置配線,デザインガイア2012-VLSI設計の新しい大地-)
サブタイトル(和)
タイトル(英) On Handling Cell Placement with Adjacent Common Centroid Constraints for Analog IC Layout Design
サブタイトル(和)
キーワード(1)(和/英) 共通重心 / common centroid
キーワード(2)(和/英) sequence-pair / sequence-pair
キーワード(3)(和/英) アナログIC / analog IC
キーワード(4)(和/英) 配置 / placement
キーワード(5)(和/英) 中央寄せ
第 1 著者 氏名(和/英) 藤吉 邦洋 / Kunihiro FUJIYOSHI
第 1 著者 所属(和/英) 東京農工大学大学院電気電子工学専攻
Department of Electrical and Electronic Engineering, Tokyo University of Agriculture and Technology
第 2 著者 氏名(和/英) 上 慧太朗 / Keitaro UE
第 2 著者 所属(和/英) 東京農工大学大学院電気電子工学専攻
Department of Electrical and Electronic Engineering, Tokyo University of Agriculture and Technology
発表年月日 2012-11-28
資料番号 VLD2012-88,DC2012-54
巻番号(vol) vol.112
号番号(no) 320
ページ範囲 pp.-
ページ数 6
発行日