講演名 2012-10-19
動的遅延分布の高速な見積もり手法(システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
秋田 大, 安藤 健太, 高橋 篤司,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) ディジタル回路の高性能化は,現在主流の固定レイテンシ方式では限界に近づいており,可変レイテンシ方式の採用による回路のさらなる高性能化が期待されている.高性能な可変レイテンシ回路の実現のためには,その動作や性能を見積もるため,素子遅延の製造バラつきなどによる静的な遅延分布だけでなく,入力パターンの違いを考慮した回路の動的な遅延分布を知ることも必要である.回路の動的遅延分布は必要な入力パターンの系列をすべてシミュレーションすることにより正確に求めることはできる.しかし,計算量は回路の入力数の指数オーダーとなるため,小規模な回路を除き現実的な方法ではない.本研究では,信号遷移事象の生起確率を用いて,より少ない計算量で動的遅延分布を見積もる手法を提案する.計算機実験による結果から,提案手法によってより高速に得られた見積もりが,入力パターンのシミュレーションに近いことを確認した.
抄録(英) As the improvement of digital circuits with fixed latency is about to reach its own limits, it is expected that variable latency technique will make more improvement of digital circuits. For the purpose of realizing a high performance circuit by variable latency framework, it is necessary to know not only the static delay distribution caused by variable gate delays in manufacture etc., but also the dynamic delay distribution considering the variations of the input patterns. Simulation of all necessary input patterns enables us to get the correct dynamic delay distribution, but impractical except small scale circuits due to taking exponential time in terms of the number of primary inputs of the circuit. In this paper, we propose a method to estimate the dynamic delay distribution in lesser computational time by using occurence probabilities of signal transition events. In experiments, we confirmed that the estimation which is obtained fast by our method is close to the result of the simulation of input patterns.
キーワード(和) 可変レイテンシ方式 / 動的遅延解析 / 遅延時間分布 / 信号遷移事象
キーワード(英) variable latency / dynamic timing analysis / distribution of delay / signal transition event
資料番号 VLD2012-55,SIP2012-77,ICD2012-72,IE2012-79
発行日

研究会情報
研究会 VLD
開催期間 2012/10/11(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) 動的遅延分布の高速な見積もり手法(システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
サブタイトル(和)
タイトル(英) Fast Estimation of Dynamic Delay Distribution
サブタイトル(和)
キーワード(1)(和/英) 可変レイテンシ方式 / variable latency
キーワード(2)(和/英) 動的遅延解析 / dynamic timing analysis
キーワード(3)(和/英) 遅延時間分布 / distribution of delay
キーワード(4)(和/英) 信号遷移事象 / signal transition event
第 1 著者 氏名(和/英) 秋田 大 / Dai AKITA
第 1 著者 所属(和/英) 大阪大学大学院生命機能研究科
Graduate School of Frontier Biosciences, Osaka University
第 2 著者 氏名(和/英) 安藤 健太 / Kenta ANDO
第 2 著者 所属(和/英) 大阪大学大学院工学研究科電気電子情報工学科専攻
Division of Electrical, Electronic and Information Engineering, Osaka University
第 3 著者 氏名(和/英) 高橋 篤司 / Atsushi TAKAHASHI
第 3 著者 所属(和/英) 東京工業大学大学院理工学研究科集積システム専攻
Department of Communications and Integrated Systems, Tokyo Institute of Technology
発表年月日 2012-10-19
資料番号 VLD2012-55,SIP2012-77,ICD2012-72,IE2012-79
巻番号(vol) vol.112
号番号(no) 245
ページ範囲 pp.-
ページ数 6
発行日